18位、800kSPS AD转换器AD7674及其接口设计.docVIP

18位、800kSPS AD转换器AD7674及其接口设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
18位、800kSPS AD转换器AD7674及其接口设计

18位、800kSPS A/D转换器AD7674及其接口设计 1 概述 AD7674是18位、800kSPS,采样保持电路可调负载的全差分输入模拟数字转换器, 5V单电源供电。器件内部包含18位的高速AD转换器、转换时钟、基准缓冲器及错误校准电路,并具有工作模式可调串口和并口。 器件的主要特性如下: 18位分辨率,且没有代码丢失; 采用采样保持电路,没有通道延时问题; 全差分输入范围:±VREF(可达5V); 大的数据吞吐量:800kSPS(Warp模式); 666kSPS(Normal模式); 570kSPS(Impulse模式); 积分非线性误差INL:最大为±2.5LSB; 动态范围:103dB(当VREF=5V); 由3V或5V供电的并口(可工作于18位、16位或8位模式)和串口; 片内基准缓冲; 5V单电源供电; 低功耗:98mW@800kSPS; 78mW@500kSPS(Impulse 模式); 160uW@1kSPS(Impulse 模式); 48引脚LQFP或48引脚LFCSP封装; 与升级版的AD7676/AD7678/AD7679引脚兼容; 由于AD7674具有出色的特性和强大的功能,广泛的应用于CT扫描仪、高速动态数据采集系统、地震检波仪和检漏器的传感器、∑-△复位器(低功耗、多通道)、使用仪器、 光谱分析仪和医学仪器;同时由于此芯片具有低功耗的特性,非常适合应用于电池供电系统中。 器件的功能方框图如图1所示。 图1 AD7674功能方框图 与其它模数转换器相比,AD7674所具有十分突出的优点: 高分辨率和大吞吐量 AD7674是具有800kSPS、18位采样保持AD转换器(没有延时)。 高精度 AD7674的最大积分非线性为2.5LSB,并且没有编码丢失。 串口和并口 通用并口(可工作于18位、16位或8位的模式)和3线的串口,且都与3V和5V逻辑兼容。 2封装与引脚说明 AD7674具有两种封装形式:48脚LQFP和48脚LFCSP封装,其封装图如图2所示。 图2 48引脚LQFP封装图 表1 AD7674引脚简介 管脚号 助记符 说明 1,44 AGND 模拟电源地 2,47 AVDD 模拟电源输入引脚 3 MODE0 数据输出模式选择位,与MODE1一起选择输出数据的接口模式 4 MODE1 数据输出模式选择位,与MODE0一起选择输出数据的接口模式 00 18位接口 01 16位接口 字节接口 串行接口 5 D0/OB/2C 当MODE=0(即18位接口模式时),此引脚是并行数据输出总线的第0位,且数据码是二进制数原码;在其余模式下,此引脚允许选择为二进制原码或补码。 当OB/2C为高电平时,数字输出为二进制原码;当为低电平时,最高位被取反,则二进制的补码从其内部移位寄存器中输出。 6 WARP 转换模式选择。当此引脚的输入为高电平且IMPLUSE为低电平时,则WARP选择最快模式,可达到最大的数据吞吐量,并启动最小的转换率用于保证高的精度。当此引脚为低电平时,高精度和最小转换滤相独立 7 IMPULSE 转换模式选择位。当此引脚的输入为高电平且WARP为低电平时,IMPULSE选择省电模式,在此模式下,耗电量几乎正比于采样率。当WARP和IMPULSE都为低电平时,则选择正常模式。 8 D1/A0 当MODE=0(即18位接口模式时),此引脚是并行输出数据总线的第一位。在其他模式中,此引脚控制着数据输出的模式。 9 D2/A1 当MODE=0或1时,此引脚是并行输出数据总线的第二位。在其他模式中,此引脚控制着数据输出的模式。 10 D3 在除MODE=3之外的模式中,此引脚是并行输出数据总线的第三位。无论在哪个模式中,此引脚都用作输出。 11,12 D4/5或DIVSCLK0/1 在除MODE=3之外的模式中,此引脚是并行输出数据总线的第四位和第五位。 13 D6或EXT/INT 在除MODE=3之外的模式中,此引脚是并行输出数据总线的第六位。当MODE=3时,此引脚的输入作为数字选择输入用于选择内部数据时钟和外部数据时钟。当EXT/INT为低电平时,内部时钟选择SCLK输出;当EXT/INT杯被置为逻辑高电平时,则数据输出与外部时钟信号(从SCLK引脚输入)同步 14 D7/INVSCLK 在除MODE=3之外的模式中,此引脚是并行输出数据总线的第七位。 当MODE=3时,此引脚的输入被用来选择SYNC信号的激活状态。当此引脚为低电平时,SYNC的激活状态为高电平;而为高电平时,SYNC的激活状态为低电平。

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档