- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MSP430 汇编程序 实例 显示和时钟
MSP430 汇编程序 实例 显示和时钟
#include msp430x11x1.h
;******************************************************************************
; 高位在前,先传输,最后是低位
; MSP-FET430x110 Demo - Serial Interface with HC164 Shift Register
;
; Description: Transfer byte data from Data (R4) serially to to HC164.
; Data incremented in the mainloop, effectively increment HC164 QA - QH.
;
; MSP430F1121 ^ HC164
; ----------------- | ----------
; | | |-|/CLR,B | 8
; | P2.1|--|CLK Qx|--\-
; | P2.3|--|A |
; | | | |
;
#define Data R4
CLK equ 002h ; P2.1 Serial Clock 9脚
A equ 008h ; P2.3 Data Out 11脚
T_CE equ 080h ; 时钟芯片片选信号CE
T_CLK equ 040h ; 时钟芯片时钟脉冲信号SCLK
T_INT equ 020h ; 时钟芯片中断输出端INT0
;高位在前,先传输,最后是低位
;******************************************************************************
;-----------------------------------------------------------------------------
ORG 0F000h ; Program Start
;-----------------------------------------------------------------------------
RESET mov.w #0300h,SP ; 堆栈初始化
StopWDT mov.w #WDTPW+WDTHOLD,WDTCTL ; 关掉看门狗
SetupP1 bis.b #001h,P1DIR ; P1.0 output
SetupP2 bic.b #CLK+A,P2OUT ; Reset CLK and A
bis.b #CLK+A,P2DIR ; CLK and A config. as output
eint ; 开总中断
bic.b #T_INT,P2DIR ; P2.5 为输入模式
bis.b #T_INT,P2IE ; P2.5 中断允许
bis.b #T_INT,P2IES ; P2.5 中断下降沿有效
bic.b #T_INT,P2IFG ; 复位中断标志
Mainloop
call #DisHELLO ;显示英文
文档评论(0)