- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
填空题
1存储器按照存取方式可以分为顺序存储器和()2种
2在浮点加减法中的向左规格化用在()情况下,规则为尾数( )阶码( )
3一个256行128列8位存储器采用的地址译码方式为()需要行地址线()根
列地址线()根
4在双符号位溢出检测中,符号位00代表()11代表()01代表()10代表()
5浮点数加减法的运算步骤为:零操作数检查()()运算结果规格化
6存储器设计追求的目标是()()()
7计算机的运行总是处于( )和( )的循环之中
8浮点数的溢出是以( )的溢出为标志的
9用8位二进制形式表示十进制数(-35)10的原码()补码()
已知x的补码-x的补码为()
10某SRAM芯片,其存储容量为64*16位,则该芯片的地址线和数据线的数目为()和()
11基本的时序信号体制为()体制
选择题
一条数据通路的持续时间是()
一个指令周期 B.一个执指周期 C.一个取指周期 D.一个CPU周期
指令周期是指()
执行一个微指令的时间
CPU从主存取出一条指令加上执行这条指令的时间
CPU执行一条指令的时间
CPU从主存中取出一条指令的时间
计算机硬件能够直接执行的只有()
符号语言 B.机器语言 C.机器语言和汇编语言 D.汇编语言
完整的计算机系统应该包括()
运算器,存储器,控制器 B.外部设备和主机
C.主机和实用程序
D.配套的硬件设备和软件系统
计算机采用补码运算的目的是()
与手工运算保持一致 B.提高运算速度 C.简化计算机设计 D.提高运算的精度
下列数中最小的数()
(101101)2 B.(52)8 C.(101)10 D.(233)16
CPU中跟踪后继机器指令地址的寄存器()
主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态寄存器
存放微指令的寄存器是()
指令cache B。数据cache C.控制存储器 D.主存储器
在采用主存cache的存储结构中,如果主存中的一个“块”能够放置到cache中的任一“行”,
则该映射方式称为()
A.全相关联映射 B.直接映射 C.组相关联映射
对于采用直接映射的SS指令,在指令的执行周期中,至少需要访问存储器()
A.0 次 B. 1 次 C. 2 次 D.3次
简答题
简述cache存储器中,三种地址映射方式(全相关映射、直接映射和组相关映射)在比较器设计方面的差异。
在流水CPU中,有三种类型的数据相关写后读(RAW)、读后写(WAR)以及写后写(WAW),判断一下三种指令存在哪种类型的数据相关。(P172)
I1 ADD R1,R2,R3 ; (R2)+(R3)→R1
I2 SUB R4, R1, R5 ; (R1)--(R5)→R4
I3 STO M (x), R3 ; (R3)→M (x) ,M (x)是存储器单元
I4 ADD R3,R4,R5 ; (R4)+(R5)→R3
I5 MUL R3, R1, R2 ; (R1)*(R2)→R3
I6 ADD R3, R4, R5 ; (R4)+(R5)→R3
简述机器指令和微指令之间的关系。
简述进行存储器字长扩展和字存储容量扩展时三种总线的连接方式。
四.计算题
(1)IEEE574标准规定的32位浮点数的格式为符号位S为1位,阶码E为8位,尾数为23位,真值的计算公式为X= (-1)s *(1.M)*2 E-128 ,将—45/64表示成IEEE574的标准格式并用十六进制形式写出最终结果。
CPU执行一段程序时,cache完成存取次数为1900次,主存完成存取次数为100次,已知cache的存取周期为50ns,主存的存取周期为250ns。求cache/主存系统的平均访问时间和效率。
已知X=11011,Y=—10001,用变形补码(双符号位溢出检测方法)计算X+Y、X—Y,同时指出结果有无溢出,以及溢出的类型。
(4)见书151页(a)ADD R2,R0 ,完成(R0)+(R2)-(R0)的功能操作。
(b)SUB R0,R3 ,完成(R0)—(R3)-(R0)的功能操作。
您可能关注的文档
最近下载
- 管材安装合同范本(12篇).docx VIP
- 滇人版 七年级 第九册 第10课 文件合并与超链接课件.pptx VIP
- 古镇商业运营与旅游开发思路.pptx VIP
- 02S515排水检查井图集.pdf VIP
- 标准图集-23S519-小型排水构筑物.pdf VIP
- 形考作业(五)配置DNS服务实训.docx VIP
- 高钾血症应急演练脚本.docx VIP
- xx河防洪治理工程施工组织设计.doc VIP
- 新解读《GB_T 17934.3-2021印刷技术 网目调分色版、样张和生产印刷品的加工过程控制 第3部分:新闻纸冷固型平版胶印》最新解读.pptx VIP
- 简式数控车床使用说明书(中英文).pdf VIP
原创力文档


文档评论(0)