第二讲MCS-51单片机的结构和原理.ppt

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二讲MCS-51单片机的结构和原理

MCS-51单片机的结构和原理 主要掌握 基本组成(内部资源) 存储器的配置 I/O口的应用功能 时序及电路 单片机最小系统 第一节 MCS-51系列单片机的结构 8051的内部结构 算术逻辑部件ALU 定时控制部件 寄存器组 框图见下页 一基本组成框图 (基本资源) MCS51的封装 各类单片机均兼容,只是功能引脚略有差异。 封装 40脚塑封双列直插:PDIP 44脚方形(需插槽转接):PLCC/LCC 44脚扁平封装(贴片焊接):PQFP/TQFP封装 MCS51的引脚功能 管脚功能 逻辑符号图 片外三总线 ALE/PROG:ALE(Address Latch Enable)为地址锁存允许信号。访问外部存储器时,提供地址锁存信号;当引脚输入编程脉冲信号时用作PROG引脚 EA/VPP:(External Address)为程序存储器选择信号。当EA=1时,PC小于1000H或1FFFH时,CPU访问片内ROM,超过时自动转向片外;反之,CPU访问片外的ROM。对片内EPROM编程期间,此引脚应加编程电源VPP PSEN:PSEN(Program Store Enable)为外部程序存储器读选通信号 RST/VPD:RST(Reset)为复位信号。在此引脚上输入两个机器周期以上的高电平,将使单片机处于复位状态(即单片机初始工作状态)。考虑电源稳定和振荡器起振所需要的时间,一般在RST引脚加10ms以上的高电平以产生复位信号。 片外三总线 常用寄存器(PC、ACC、B) PC:程序地址寄存器,16位,执行指令后自动加一,常将PC值设置成程序第一条指令的内存地址。访问范围:0000~0FFFFH ACC:累加器,8位,特殊用途的寄存器,专门存放操作数或运算结果。 MOV A,#03H ADD A,#05H B :8位,专门为乘除法而设置的寄存器 MUL AB 常用寄存器(PSW、SP) PSW:程序状态字,8位,存放指令执行后的有关状态 SP:堆栈指针,8位,专门存放向上生长堆栈的栈顶位置。遵循“先进后出”的原则。 注意:禁止用传送指令存放数据。 通常初始化(sp=07H)时,修改堆栈指针的值,将堆栈区设置在内部RAM的高端区域。 例:MOV SP , #70H PUSH ACC ;(ACC)=35H 指令执行后(71H)=35H,SP=71H 常用寄存器DPTR DPTR: 16位数据地址指针.用于存放程序存储器的地址和外部数据存储器的地址。 可分DPH和DPL两个独立8位寄存器使用,通常在压栈时将DPTR分开使用。 例:PUSH DPH PUSH DPL MOV DPTR,#1000H ;(1000H)=7FH MOVX A, @DPTR MOVC A,@A+DPTR 程序执行前,PSW中的F0=1,RS0RS1=00问执行下列指令后PSW中的各位的状态? MOV A,#0FH ADD A,#0F8H (+ —————— 100000111 CY=1,AC=1,P=1 OV=CP+CS=1+1=0 存储器配置 存储器配置 5个存储空间(配置图见下页): 片内/片外程序存储器64K(0000~0FFFFH) 128B 的片内数据存储器(00~7FH) 128B 特殊功能寄存器SFR(80~0FFH离散分布) 位寻址空间(20H~2FH)和部分SFR 片外数据存储器64K(0000~0FFFFH) 例:位寻址空间的使用 MOV 20H,#30H ; MOV 00H,C 位寻址区内部数据存储器低128单元 通用寄存器区的使用 内部RAM的00~1FH分为4个区,每个区有8个单元,分别用R0~R7来表示: RS1:RS0=00时:(R0)=00H RS1:RS0=01时:(R0)=08H RS1:RS0=10时:(R0)=10H RS1:RS0=11时:(R0)=18H 输入/输出口(I/O口) 四个双向8位I/O口,共32根I/O口线。 每个I/O线均由锁存器,输出电路和输入缓冲器组成。 每个I/O既可作输入又可作输出。 每一条口线可独立用作输入又可用作输出。 作输出时可锁存数据,作输入时可缓冲数据。 P0口组成结构 P0口 输出时接上拉电阻 P0口作输入时,应使输出两个驱动场效应管截止而呈现悬浮的高阻态,所以需先向锁存器写“1” 可驱动8个LSTTL负载 作A/D总线时,分时输出A0~A7 和D0~D7 P1口组成结构 P2口组成结构 P3口组成结构 I/O口小结:从应用功能上 P0: 系统扩展; 一般I/O口(输出时,需接上拉电阻。) P1:专供用

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档