分析实现2.5GHz PLL锁定检测电路.docVIP

  • 36
  • 0
  • 约2.16万字
  • 约 47页
  • 2018-01-18 发布于重庆
  • 举报
西安邮电学院 毕 业 设 计(论 文) 题 目:2.5G Hz PLL 锁定检测电路 系 别: 计算机科学与技术 专 业: 电子信息科学与技术 班 级: 学生姓名: 导师姓名: 职称: 教授 起止时间:2006年03月06日 至 2006年06月11日 西 安 邮 电 学 院 毕业设计(论文)任务书 学生姓名 指导教师 职称 教授 系别 计算机科学与技术 专业 电子信息科学与技术 题目 2.5GHz PLL锁定检测电路 任务与要求 对2.5GHz PLL锁定检测电路进行一定层次的正向设计,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真,要求提交: 2.5GHz PLL锁定检测电路工作原理分析报告; 2.5GHz PLL锁定检测电路正向设计方案; 2.5GHz PLL锁定检测电路反向提取分析整理结果; 2.5GHz PLL锁定检测电路SMIC 0.18CMOS下的重新设计; 2.5GHz PLL锁定检测电路晶体管级仿真报告; 2.5GHz PLL锁定检测电路的Verilog硬件语言描述。 开始日期 2006年03月06 完成日期 2006年06月11系主任(签字) 2006 年 01月 26日 西安邮电学院 毕业设计(论文)开题报告 计算机科学与技术系 电子信息科学与技术 专业 2002 级 03班 课题名称: 2.5 G Hz PLL 锁定检测电路 分析实现 学生姓名: 学号: 指导教师: 报告日期: 2006年03月13日 1.本课题所涉及的问题及应用现状综述 本课题来源于科研项目,PLL即锁相环在显示电子学和通信领域中获得广泛的应用。随着VLSI技术的发展,使得高速锁相环的设计与实现成为了可能。锁相环是把输出相位和输入相位相比较的反馈系统。本课题就是要在广泛调研、收集资料的基础上,深入PLL的工作原理,理解锁相环的电路结构,认识到锁相环由三部分组成,分别是鉴相器PD、低通滤波器LPF、压控振荡器VCO。鉴相器的功能是完成相位的比较,低通滤波器的功能是滤去高频分量,振荡器的功能是改变震荡频率。锁相环是鉴相器与压控振荡器组成的反馈系统,鉴相器比较输入和输出的相位,产生一个误差去改变VCO的振荡频率,直到相位对齐,也就是达到相位锁定。本课题所涉及的主要问题是对输入信号和反馈信号的检测,以便检测出锁相环是否达到了锁定状态,再对高速2.5GHz PLL锁定检测电路进行一定层次的正向设计,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真并用Verilog硬件语言描述,为全电路的工艺移植打下基础。 高速锁相环在各种工程项目中有着广泛的应用。高速锁相环在跟踪滤波器中有着重要作用,跟踪滤波器是一个带通滤波器,其中心频率能自动地跟踪输入信号载波频率的变化。由锁相环路工作原理知道,锁相环路本身就具有这样的性能;高速锁相环在调制器与解调器中、在频率合成、载波同步、位同步、FM立体声解码、彩色副载波同步、电动机转速控制、锁相接收机中有着重要的作用。 此外,高速锁相环也用在相移器、频率变换、自动跟踪调谐、微波锁相频率源中。 2.本课题需要重点研究的关键问题、解决的思路及实现预期目标的可行性分析 本课题需要重点研究的关键问题是理解锁相环检测的原理,锁相环对输入信号和反馈信号是如何比较而得出锁相环锁定的,最终完成2.5G HZ PLL锁定检测电路的正向设计方案,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真。 在研究该问题之前要通过阅读有关PLL的书籍和CMOS集成电路的设计方法。对锁相环的工作原理有一个清晰的认识。对锁相环的结构要深入到内部的每一个晶体管。必须具备模拟电路设计的基本知识,认真复习模拟电路的基本知识,掌握模拟CMOS集成电路设计方法及其基本原理。对PLL锁相环结构的认识,要从PLL应该分为几大模块,每个模块的功能是什么,每一个模块的内部结构是怎样构成的,由几个晶体管构成,都要弄清楚,并提交锁相环工作原理分析报告。最后再进行正向设计方案得制定,以及进行后续的工作. 虽然本课题是要设计一个高速的锁相环检测电路,有一定的困难,但从理论分析上看,达到本课题的要求是完全可能的,随着VLSI技术的发展,模拟IC的设计技术有了巨大的提高,模拟

文档评论(0)

1亿VIP精品文档

相关文档