仪表总线技术及应用第3章 PCI总线技术.ppt

  1. 1、本文档共82页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
仪表总线技术及应用第3章 PCI总线技术

第3章 PCI总线技术 主要内容 3.1 PCI总线的特点及系统结构 3.2 PCI总线信号定义 3.3 PCI总线操作 3.4 PCI总线协议 3.5 PCI总线数据传输过程 3.6 PCI设备选择 3.7 PCI总线配置及实现技术 3.8 PCI中断响应周期、中断共享及仲裁 3.9 PCI BIOS与 PCI-PCI桥 3.10 Compact PCI 总线技术 3.11 PCI Express 总线 3.1 PCI总线的特点及系统结构 3.1.1 PCI总线的主要性能: (1)总时钟频率:33.3MHz/66.6MHz (2)总线宽度: 32位/64位 (3)最大数据传输率: 工作频率为33MHz,总线宽度为32位,最大传输率为133MB/s (4)支持64位地址寻址 (5)适应5V和3.3V电源环境 (6)具有突发传输、并发工作、自动配置、中断方式及仲裁方式等总线控制方式 3.1.2 PCI总线的特点 (1)独立于处理器 (2)每个PCI局部总线支持约80个PCI功能 (3)支持多达256个PCI局部总线 (4)低功耗 (5)在全部读/写传送中可实现突发传送 (6)总线2.0版规范支持的PCI局部总线速度达到33MHz,2.1以上版本增加了对66MHz总线操作的支持 (7)64位总线带宽 (8)访问时间快 (9)并行总线操作 (10)总线主设备支持 (11)隐式总线仲裁 (12)引脚数少 (13)交易完整性校验 (14)3类地址空间 (15)自动配置 (16)软件透明 (17)插入卡 (18)插入卡尺寸 3.1.3 PCI总线的系统结构 在一个PCI系统中可以做到高速外部设备和低速外部设备共存,PCI总线与ISA/EISA总线并存。图3.1即为PCI总线的系统结构。 3.1.4 PCI总线规范简介 (1)PCI总线电气规范概述 (2)PCI总线机械规范简介 PCI扩展卡采用原卡设计(Raw Card Design)思想,以便兼容ISA、EISA及MCA总线系统。PCI扩展卡分为两种,即长卡和短卡。 PCI总线连接器 PCI总线规范定义了5V和3.3V两种工作电源电压 连接器有32位和64位两种 5V的连接器用于3.3V时,需要旋转180度 PCI接口卡的金手指根据需要可设计成5V通用、5V/32位、5V/64位以及3.3V通用、3.3V/32位、3.3V/64位等多种形式 32位PCI总线连接器 32位PCI总线连接器引脚序号 5V/32位连接器引脚排列 3.2 PCI总线信号定义 PCI总线原理 PCI总线引线:高密度接插件,分基本插座(32位)及扩充插座(64位)。 PCI总线信号 在一个PCI应用系统中,如果某设备取得了总线控制权,就称其为主设备;被主设备选中进行通信的设备称为“从设备”或“目标节点”。 PCI信号线分为必备的和可选的两大类。对于主设备,至少需要49条必备信号,对于从设备则需要47条必备信号。利用这些信号线就可处理数据、地址,实现接口控制、仲裁及系统功能。 PCI总线信号 1. 系统信号 CLK:时钟信号,最高33MHz/66MHz,为传输提供时序基准;PCI大部分信号在CLK的上升沿有效。 RTS#:复位信号。 2. 地址和数据信号 AD [31::0]:地址和数据分时复用信号。一个PCI总线传输中包含了一个地址期和接着的一个或多个数据期。地址期为一个时钟周期,该周期中FRAME#有效,AD[31:: 0]上含有一个物理地址。在数据期,IRDY#和TRDY#同时有效,是32的数据信号。AD[7::0]为最低字节,AD[31::24]为最高字节。 C/BE [3::0]#:总线命令和字节有效复用信号线,传输命令或字节选择信号。 PAR:对AD [31::0] 和C/BE [3::0] # 的奇偶校验位。 PCI总线信号 3. 接口控制 FRAME#:预示总线传输的开始,它由当前主设备驱动, FRAME#信号无效表示传输进入最后一个数据期。 IRDY#:主设备准备好信号。 TRDY#:从设备准备好信号。 STOP#:有效表示当前从设备要求主设备停止数据传送。 LOCK#:LOCK#有效时,当前的主、从设备将独占总线资源。 IDSEL:初始化设备选择,访问配置空间的时候作为片选。 DEVSEL#:设备选择,它有效表示总线上某一从设备已被选中。 4. 仲裁信号 REQ#:请求信号,任何主设备请求占有总线必须发出该请求给PCI主控制器仲裁。每个PCI总线主设备都有一根独用的REQ#信号。 GNT#:允许信号,PCI主控制器批准请求后,发回给主设备。与REQ#信号一样,每个PCI总线主设备都有一

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档