网站大量收购闲置独家精品文档,联系QQ:2885784924

第六章可编程逻辑器件(PLD).ppt

  1. 1、本文档共93页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第六章可编程逻辑器件(PLD)

GAL是一种可电擦写、可重复编程、可设置加密位的PLD器件 与PAL器件相比,GAL增加了一个可编程的输出逻辑宏单元OLMC(Output Logic Macro Cell)。 由于在实际应用中,GAL器件几乎能够完全仿真PAL器件,所以PAL器件已经很少被使用。 GAL最早出自Lattice公司。 在系统可编程技术ISP (In System Programmability) PLD计算机辅助设计 1. MAX+PLUS II MAX+PLUS II软件是Altera公司开发的可编程逻辑器件开发软件,提供了包括编辑、编译、调试、模拟、下载等多种功能的集成的开发环境。 · 模拟:利用模拟运行功能,检查设计 的正确性、合理性 · 下载:将设计下载到目标板上的该器 件中 PLD计算机辅助设计 下载板 2. 下载板 下载板基本结构 例: 用PROM实现字符发生器 可编程逻辑器件(GAL) 通用阵列逻辑(GAL) 1.种类: ① 普通型GAL 与门阵列可编程,或门阵列固定连接 GAL16V8、GAL20V8等 ② 通用型GAL ·简化输出逻辑宏单元的结构 ·增加阵列规模 ·增加两个专用乘积项 异步复位乘积项 同步置位乘积项 GAL18V10、GAL22V10、GAL26CV12等 ③ 异步型GAL 适用于异步时序逻辑 每个输出逻辑宏单元OLMC中有8个乘积项 ·4个用于实现与-或式逻辑函数 ·4个分别作为异步复位、置位、时钟和输 出使能 GAL20RA10等 ④ FPLA型 Lattice公司第二代产品,采用EECMOS技术 与门、或门阵列均可编程 GAL6001等 ⑤ 在线可编程GAL 可在线编程和诊断 ispGAL16Z8等 2. GAL器件的基本结构: ? GAL16V8 ② 引脚信号: ·信号输入: ·8个输入缓冲器输入 ·输出反馈输入 ·时钟、OE端(使能)输入 ·OLMC结构控制信号: SYN、AC0、AC1n、XORn ·信号输出: 输出最多为8个 ? GAL16V8 ③ 输出逻辑宏单元(OLMC): 编译软件规范表 利用FM软件对GAL编程方法 将编程器通过RS232与主机相连 用文本编辑软件(例如 UltraEdit),编写GAL设计源程序。内容包括 名件器 标题名 设计者姓名、日期 存储用户定义的有关信息(例如:功能等) 定义引脚名(可排成若干行) 注释(例如 ;EQUATIONS) 键入逻辑设计表达式(可排列成若干行) 方程式结束、注释结束的关键字。一般写DESCRIPTION 例1:用GAL16v8实现基本逻辑门 例2、用GAL16v8实现基本触发器 § 6-5 现场可编程门阵列(FPGA) 现场可编程门阵列(FPGA)是80年代中期发展起来的一种可编程的大规模集成器件。 ? 特点: · 体积小 · 可靠性高 · 可现场编程,成为产品后还可反复修改 可编程片上系统 -System On a Programmable Chip FPGA的发展趋势(1) FPGA的发展趋势(2) SOPC概述(1) SOPC的双重含义: -可编程片上系统(SOPC)是一种特殊的嵌入式微处理器系统 首先,它是片上系统(SOC),即由单个芯片完成整个系统的主要逻辑功能; 其次,它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。 SOPC概述(2) SOPC的基本特征: 嵌入式处理器IP Core为核心(多处理器) 具有小容量片内高速RAM资源 丰富的IP Core资源可供灵活选择 足够的片上可编程逻辑资源 处理器调试接口和FPGA编程接口共用或并存 可能包含部分可编程模拟电路 单芯片、低功耗、微封装 IP资源复用理念 IP Core是一种商品,SOPC的技术核心:是可编程逻辑器件设计工程师价值体现。是指在集成电路设计过程中,通过继承、共享或购买所需的部分或全部智力产权内核(IP Core),进行设计、综合和验证,从而加速芯片设计过程,这就是IP

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档