- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
标准模块化时序逻辑—移位寄存器-精选
课程代码
课程代码
第七章标准模块化的时序逻辑
—移位寄存器
佟冬
Microprocessor RD Center
tongdong@
/courses/Digital/2003spring
1
课程回顾:锁存器和触发器
电路设备 特征方程 门数
*
SR锁存器 Q S + R Q 2
*
门控SR锁存器 Q SC + Q R + C Q 4
*
D锁存器 Q DC + C Q 5
*
SR触发器 Q S + R Q 10
*
D触发器(主从/边沿) Q D 10/6
*
JK触发器(主从/边沿) Q K Q + J Q 15/8
*
T触发器(边沿触发) Q Q 8
*
T触发器(钟控) Q T Q + T Q 9
数字逻辑——时序电路(四) 2003年4月11 日 2
两个重要的概念
异步(asynchronous)信号
在时序电路中,不用时钟参与就能改变电路状态的
激励信号,如异步复位信号clr
同步(synchronous)信号
必须在时钟参与下才能改变电路状态的激励信号
PRE
D Q
CK Q
CLRCLR
数字逻
文档评论(0)