- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
存档资料 成绩:
华东交通大学理工学院
课 程 设 计 报 告 书
所属课程: EDA技术及应用
设计题目: 正弦函数信号发生器的设计
分 院: 电 信 分 院
班 级: 通信工程 2008级 2班
姓 名: 骆 玉 春
学 号: 20080210420224
指导教师: 王 涛
实验地点: 实验楼五楼(EDA实验室506)
2010 年 6 月 19 日
华东交通大学理工学院
课程设计任务书
专业:08通信工程 班级: 2班 姓名: 骆玉春
一、课程设计题目
正弦函数信号发生器的设计
二、课程设计工作:自 2011 年 6月 16 日起至 2011 年 6 月20 日止。
三、课程设计的内容要求:
1、识别各种及其图形表示和文字符号。、。、掌握4、熟练掌握的工作原理,并读懂。5、按照正确,并正确调试。、2011 年月日
课程设计评阅意见 1
目 录 2
第一章 设计目的 3
第二章 设计要求 3
第三章 设计内容 3
第四章 设计原理 3
第五章 设计步骤 4
5.1建立.mif格式文件 4
5.2建立.hex格式文件 5
5.3定制LPM_ROM 5
5.4完成顶层设计 11
第六章 课程设计总结 13
参考文献 14
第一章 设计目的
进一步熟悉QuartusII 6.0及其LPM_ROM与FPGA硬件资源的使用方法。培养动手能力以及谐作能力。
第二章 设计要求
1、CLK为12MHz。
2、通过DAC0832输出正弦波电压信号,电压范围0~-5V。
3、通过仿真观察波形。
第三章 设计内容
在Quartus II上完成正弦波信号发生器的设计,包括仿真和资源利用情况了解(假设利用Cyclone器件)。最后在实验系统上实测,包括FPGA中ROM的在系统数据读写测试和仿真测试。信号输出的D/A使用实验系统上的DAC0832。
第四章 设计原理
正弦波信号发生器的结构由四部分组成:
1、计数器或地址发生器(这里选择6位)。
2、正弦信号数据ROM(6位地址线,8位数据线),含有64个8位数据(一个周期)。
3、VHDL顶层设计。
4、8位D/A(实验中可用ADC0832代替)。
图1所示的信号发生器结构框图中,顶层文件singt.vhd在FPGA中实现,包含两个部分:ROM的地址信号发生器,由6位计数器担任;一个正弦数据ROM,由LPM_ROM模块构成。LPM_ROM底层是FPGA中的M4K模块。地址发生器的时钟CLK的输入频率与每周期的波形数据点数(在此选择64点),以及D/A输出的频率f的关系是:f=fo/64
图1 正弦信号发生器结构框图
第五章 设计步骤
首先确定如图1中所示的波形数据文件。Quartus II能接受的LPM_ROM模块中的初始化数据文件的格式有两种:Memory Initialization File文件(.mif 文件)格式和Hexadecimal(Intel-Format)File文件(.hex文件) 格式 。
文档评论(0)