- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计
-----正弦波信号发生器的设计
正弦信号源在实验室和电子工程设计中有着十分重要的作用,而传统的正弦信号源根据实际需要一般价格昂贵,低频输出时性能不好且不便于自动调节,工程实用性较差。本文的设计以较低的成本制作正弦信号发生器,可用作核磁共振中引发磁场测量仪的激励一般的正弦信号,也可作为调制用的教学演示信号源。正弦波信号发生器采用直接数字频率合成DDS技术,在CPLD上实现正弦信号查找表和地址扫描,经D/A输出可得到正弦信号。正弦波信号发生正弦波信号发生器DDS(direct digital synthesizer)是从相位概念出发直接合成所需的波形的一种频率合成技术。一个dds 信号发生器是由:相位累加器、波形数ROM表、D/A 转换器以及模拟低通滤波器LPF 组成, 原理框图如图1 所示。DDS 技术的核心是相位累加器, 相位累加器在稳定时钟信号的控制下产生读取数据的地址值,随后通过查表变换, 地址值被转化为信号波形的数字幅度序列, 再由数/模变换器(D/A)将代表波形幅度的数字序列转化为模拟电压, 最后经由低通滤波器将D/A 输出的阶梯状波形平滑为所需的连续波形。其中F 为频率控制字、P 为相位控制字、W 为波形控制字、Fc 为参考时钟频率。相位累加器在时钟Fc 的控制下以步长F作累加, 输出的值与相位控制字P 和波形控制字W相加后形成查表的地址值, 对波形ROM进行寻址。波形ROM的输出值即是幅度值, 经过D/A 变换后形成阶梯状的波形, 最后通过低通滤波平滑成所需的波形。合成信号的波形取决于ROM表中的幅度序列, 通过修改数据可以产生任意波形, 如果要产生多种波形, 只需把所需的多种波形数据存放到波形ROM表中。本设计希望可以输出正弦波和锯齿波, 输出的波形由波形控制字W控制。输出波形的频率为:
Fout=(Fc*F)/2^N
(其中的N 表示相位相位累加器的位数, 本设计采用256 点的相位, 有N=8)
整体设计采用VHDL 语言实现, 使用Altera 公司的QuartusII进行设计, 顶层的原理图如图
图1 dds的原理图
图2 顶层文件的设计
2.2 ROM 表的设计与实现
ROM表中包含了产生波形需要的幅值序列, 是产生波形的核心模块。ROM表的设计方式有2 种, 如图2 所示。第一种是连续型的, 第二种是间隔型的。不同的ROM表结构需要采用不同的查表方式, 所以ROM表的设计方式决定了相位累加器的构成。本设计采用了间隔式的存储方式, 并存储了产生产生正弦波、锯齿波的数据。
图3 ROM表中地址存储的2 种方式
其中W1- 1 表示第一种波形的第一个相位幅值地址,W1- 2表示第一种波形的第二个相位幅值地址。W2 表示第2 种波形。第一种设计采用连续方式:在波形ROM表中先连续存放第一种波形对应相位的所有幅值数据, 然后接下来是第二种波形的所有幅值数据, 依此类推.。二种设计采用的是间隔式的方式:在波形ROM表中首先存放的是所有波形第一个相位的幅值数据,然后是所有波形第二个相位的幅值数据, 依此类推。第二种方法采用间隔式存储, 不能连续读取某种波形的相位。要获得某种波形的连续相位。只需在第一种的基础上乘以
2(左移1 位), 第1 种波形的第N 个相位为:2*N, 第二种波形的第N 个相位地址表示为:2*N+1。ROM 表的实现采用的是Quartus 的MegaWizard 生成。Mega 是Quartus 中用于RTL 级设计的一个工具, 可以方便的建立许多常用的模块。本设计采用Mega 生成了一个512 点的ROM表, 如图4 所示。
图4 生成的ROM表的数据
ROM表中包含正弦波与锯齿波的数据, 采用间隔式的方式存放。奇数地址存放正弦波数据, 偶数地址存放锯齿波数据。
2.3相位累加器的设计以及实现
由于采用间隔式的ROM表, 所以相位累加器的设计采用的是间隔式的寻址方式。相位累加器的包括了4 个部分: 累加器、加法器1、乘法器、加法器2。累加器(ACC)是一个8 位累加器。加法器1(ADD1) 设计成8位加法器, 作用是把ACC 产生的地址值与相位控制字P 的数值求和。由于本设计采用了2 种波形, 乘法器(MUL2)把得到的地址乘以2。如果有N 种波形, 则乘以N。最后在加法器2(ADD2)中实现波形控制, 控制输出某种波形。4 个模块全部采用VHDL语言实现。累加器是整个设计的关键部分, 累加器以频率Fc 进行相位累加, 步长由频率控制字F 控制。当F=1 时每次地址值增加1,输出波形的频率为:Fc/2^N。当F=K 时每次地址数增加K, 相位增加频率是F=1 时的K 倍, 输出波形的频率变为:Fc*k/2^N, 是
F=1 时的K 倍。改变F 的值就可以改变输出波形的频率。但
文档评论(0)