数字电路课程设计----四路抢答器.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路课程设计报告书 系部名称 : 专业名称 : 班 级 : 学生姓名 : 指导教师 : 实习时间 : 一.课程设计题目:四路抢答器 二.任务和要求: 设计一个4路智力竞赛抢答器,具体设计要求如下: 1.抢答器同时供4名选手或4个代表队比赛,分别用4个按钮S0~ S3表示。 2.设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如10秒)。当主持人启动“开始”键后,定时器进行减计时。 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 6. 如果定时时间已到,无人抢答,本次抢答无效,系统红灯绿灯同时亮并禁止抢答,定时显示器上显示0。 其工作原理为:接通电源后,主持人将开关置“开始”状态,抢答器工作,定时器倒计时。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作“清除”和“开始 三.总体方案的选择 如框图所示,首先裁判对电路清零后离开清零状态,同时计数电路置入到计时,此时抢答处于禁止状态,若此时有人抢答,判违规,显示号码并红灯亮。当宣布开始抢答时,抢答开关按下,计时开始,当选手成功抢答后,锁存器锁存选手号码,并将其状态送给译码电路,使七段数码显示器现实选手序号,同时锁存器的状态输入给四输入与非门,输出控制使其不在接受输入信号,达到抢答无效的目标,同时控制电路控制计时停止,显示信号灯亮。超时违规功能是这样完成的:当主持人按下抢答开关开始计时,若计时到10S未有人抢答,记时电路的两路进位输出通过与门的输出与四输入与非门的输出经过一个与门电路,输出控制脉冲电路停止给计时电路输入脉冲,及时停止,此时若有人抢答,锁存器锁存选手号码,并将其状态送给译码电路,使七段数码显示器显示选手序号,信号灯亮,同时锁存器的状态输入给四输入与非门,输出信号控制锁存器不在接受输入信号,完成超时违规功能。 智能抢答器系统主要由控制器、锁存器、译码器和秒脉冲信号发生器等器件组成。系统计时器是由74161组成,其中因为抢答时间为10秒,74161是4位二进制同步计数器,它具有异步清零,同步置数的功能。系统的脉冲发生源电路是由555脉冲发生器及一些电容电阻产生的,秒脉冲发生器是该系统中计时电路的标准时钟信号源。系统的主控制电路是由一片7475及门电路组成。它是整个系统的核心,控制信号灯的工作状态及计数器的计数。系统的译码器部分是由两块7448组成,它的主要任务是将计数器的输出信号送给数码管显示。整个电路共由五部分组成,即主控电路。计数器,信号灯显示电路,倒计时显示电路及秒脉冲发生器。(由于所用仿真软件中没有74161,便以74163代替。他们的功能没有多大区别,功能引脚也很相似,只是74161是异步清零,而74163是同步清零。但本次设计实验中并未用到清零端,所以不影响实验结果。 四、单元电路的设计 1.主控电路: (1.) 3.计时电路思路 设计要求对不同的状态维持的时间不同,而且要以十进制倒计时显示出来。如何实现倒计时,我们采用了在161芯片的输出端取非,因为要实现10秒倒计时,所以我们对161开始置数时我们置数为0110因为取非后为1001因为在在二进制表示时为数字9,因为161是加法电路最后一个数为1111取非后为0000,因此即达到了倒计时的目的。 2.选手编号显示电路 以锁存器为中心的编码显示电路。此电路是以四D触发器74LS75为中心的编码锁存系统,编码器的作用是把锁存器的输出转化成8421BCD码,进而送给7段显示译码器,其真值表如下: 抢答者代号 7448输入端 Q1 Q2 Q3 Q4 D C B A 1 0 0 0 0 0 0 1 0 1 0 0 0 0 1 0 0 0 1 0 0 0 1 1 0 0 0 1 0 1 0 0 由卡诺图不难得出: D=0; C=Q4; B=Q2+Q3; A=Q1+Q3; 其电路仿真图为: 五.总体电路设计: 六.实测数据波形: 七、调试过程中的问题: (1):电路组装前应先布好每个芯片的位置格局,应尽量使布线简练,争取不跳线,不窜线,使整体板子看起来既整

文档评论(0)

li455504605 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档