课程设计--- 八路抢答器的设计制作.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
西安文理学院机械电子工程系 课程设计任务书 学生姓名 黄强 专业班级 08级自动化2班 学 号 08103080203 指导教师 张伟 职称 讲师 教研室 自动化 课 程 电子课程设计 题目 八路抢答器的设计制作 任务与要求: 任务 抢答器同时能提供8个代表队比赛,分别用8个按钮SW0—SW7表示,及主持人开关SW8具有清零功能; 电路基本含有基本锁存功能编码显示,信号灯提示功能; 设计八路抢答器电路原理图,并且分析电路的工作原理; 设计八路抢答器的电路原理图,并且分析电路的工作原理; 用proteus的ISIS来设计一个八路抢答器电路进行仿真功能; 电路的制作与功能实现的检测与调试,以及简单电路故障的判定与排除 要求: 模拟抢答并用数码管信号灯显示相应的编号; 主持人开关控制抢答器的开关与清零功能; 开始日期 2010.12.13 完成日期 2010.12.24 2010年12月24日 摘 要: 该电路主要有三部分电路组成分别是锁存电路,编码电路和译码电路。实现以下功能: 抢答器同时供名选手或个代表队比赛,分别用个按钮SS7表示。设置一个系统清除和抢答控制开关S,该开关由主持人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。“八路抢答器的设计制作” 第二章 课程设计目的 2 课程设计目的 2.1 培养数字电路的设计能力 2.2 掌握抢答器电脑设计方法 第三章 设计内容和要求 3 设计内容和要求 3.1 设计内容 3.1.1 抢答器同时能提供8个代表队比赛,分别用8个按钮SW0—SW7表示,及主持人开关SW8具有清零功能; 3.1.2 电路基本含有基本锁存功能编码显示,信号灯提示功能; 设计八路抢答器电路原理图,并且分析电路的工作原理; 3.1.3 设计八路抢答器的电路原理图,并且分析电路的工作原理; 3.1.4 用proteus的ISIS来设计一个八路抢答器电路进行仿真功能; 3.1.5 电路的制作与功能实现的检测与调试,以及简单电路故障的判定与排除 3.2 设计要求: 3.2.1 模拟抢答并用数码管信号灯显示相应的编号; 3.2.2 主持人开关控制抢答器的开关与清零功能; 第四章 设计总体框 4 设计总体框 如图所示为图。端为低电平,输出Q4—Q1全为低电平。此时74LS48的=0, 显示器灭灯;74LS148选通输入=0,74LS148处于工作状态,而锁存电路不工作。当控制开关置于“开始”位置时,优先编码电路和锁存电路同时处于工作状态,当有选手按键抢答时,如5号选手优先按5号键,则74LS148输出Y2Y1Y0=010,YEX=0,经RS锁存后,Q1=1,=1,74LS48工作,Q4Q3Q2=101,经74LS48驱动译码后,显示器显示数字5。Q1=1使74LS148为高电平。即74LS148禁止工作,封锁其它按键输入,当按下的按键松开后,74LS148的EX为高电平,但由于Q1输出仍为高电平不变,所以74LS148仍处于不工作状态,其它按键的输入信号不被接受,这就保证抢答者的优先性及抢答电路的准确性。 5.2 74LS148优先编码器 有些单片机控制系统和数字电路中,无法对几个按钮的同时响应做出反映,如电梯控制系统在这种情况下就出出现错误,这是绝对不允许的于是就出现了74ls148优先编码器,先说一下他的基本原理.他允许同时输入两个以上编码信号。不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。 74ls148管脚功能74ls148引脚图74ls148优先编码器管脚功能介绍:为16脚的集成芯片,电源是VCC(16) GND(8),I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。 〈74ls148逻辑图〉 〈74ls148逻辑表达式〉 使能端OE(芯片是否启用)的逻辑方程: OE =I0·I1·I2·I3·I4·I5·67·IE 当OE输入IE=1时,禁止编码、输出(反码): A2,A1,A0为全1。 当OE输入IE=0时,允许编码,在I0

文档评论(0)

li455504605 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档