第五章 常用时序集成电路及其应用4 数字电子技术基础 教学课件.pptVIP

第五章 常用时序集成电路及其应用4 数字电子技术基础 教学课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 常用时序集成电路及其应用4 数字电子技术基础 教学课件

第三节 中规模寄存器 第三节 中规模寄存器 二、四位单向移位寄存器74195 二、四位单向移位寄存器74195 一、计数器型序列码发生器 二、反馈型最长线性序列码发生器(m序列码发生器) 第四节 序列信号发生器 第四节 序列信号发生器 小 结 本章重点难点 n f(Q) n f(Q) 1 Q1 12 Q6⊕Q8⊕Q11⊕Q12 2 Q1⊕Q2 13 Q9⊕Q10⊕Q12⊕Q13 3 Q2⊕Q3 14 Q9⊕Q11⊕Q13⊕Q14 4 Q3⊕Q4 15 Q14⊕Q15 5 Q3⊕Q5 16 Q11⊕Q13⊕Q14⊕Q16 6 Q5⊕Q6 17 Q14⊕Q17 7 Q6⊕Q7 18 Q1⊕Q2⊕Q5⊕Q18 8 Q2⊕Q3⊕Q4⊕Q8 19 Q14⊕Q17⊕Q18⊕Q19 9 Q5⊕Q9 20 Q17⊕Q20 10 Q7⊕Q10 21 Q19⊕Q21 11 Q9⊕Q11 22 Q21⊕Q22 m 序 列 的 反 馈 函 数 表 二、反馈型最长线性序列码发生器(m序列码发生器) 例1:设计S=7的m序列码发生器 第一步:根据S=2n-1确定n =3 第二步:查表6-31可得反馈函数:f(Q)=Q2⊕Q3 (即CT74194的DSR= Q1⊕Q2) 第三步:画电路图 二、反馈型最长线性序列码发生器(m序列码发生器) 例1:设计S=7的m序列码发生器 第四步:加防全0校正项 第五步:画电路图 利用全0状态重新置数以实现自启动。 S=7的m序列码发生器 第一节 时序集成模块的国标符号 第三节 寄存器 第四节 序列码发生器 第五节 时序模块的应用 第二节 计数器 数字电子钟是一种直接用数字显示时间的计时装置,一般由晶体振荡器、分频器、计数器、译码器、显示器、校时电路和电源等部分组成。 第五节 时序模块的应用 电源 十位 个位 秒 译码器 译码器 六进制 十进制 六十进制 显示部分 译码部分 计数部分 十位 个位 分 译码器 译码器 六进制 十进制 六十进制 十位 个位 时 译码器 译码器 十二进制 分频器 晶体振荡器 秒基准 部分 校时电路 * * * * * * * 第五章 常用时序集成电路及其应用 * 第五章 常用中规模时序模块及其应用 中规模计数器 1. 理解计数器的基本概念; 2. 掌握通过计数模块的功能表分析模块的功能; 3. 掌握应用计数模块分析和设计所需电路的方法。 第一节 时序集成模块的国标符号 第三节 寄存器 第四节 序列码发生器 第五节 时序模块的应用 第二节 计数器 ★ 移位寄存器 ★ 寄存器 ◆ 单向移位寄存器 ◆ 双向移位寄存器 一、中规模寄存器74175 1. 逻辑图 2. 逻辑功能 ★ 异步清零 ★ 存储记忆 ★ 保持 SRG4 CT=0 M1[SHIFT] M2[LOAD] 2,3D K R LOAD CP Q0 Q1 Q2 Q3 D0 C3/1→ 1,3K Q3 J 1,3J D1 D2 D3 2,3D (1) 清零:CT=0不受任何关联,将输出寄存器置“0000” (当低电平时), 标识为R。 (2) 送数:M2模式时(低电平),关联数字为2,又考虑数据输入端还有一个关联数字3,那就是C3有效(CP的上升沿)将输入端数据送到输出,即当R=1,LOAD=0时,当CP ? 时,执行并行送数。 第三节 中规模寄存器 SRG4 CT=0 M1[SHIFT] M2[LOAD] 2,3D K R LOAD CP Q0 Q1 Q2 Q3 D0 C3/1→ 1,3K Q3 J 1,3J D1 D2 D3 2,3D Q3移出 第三节 中规模寄存器 (3) 右移:M1模式时(高电平),关联数字为1,又考虑数据输入端还有一个关联数字3,那就是C3有效(CP的上升沿)将输出端数据向低位移一次。 即当R=1,LOAD=1时,当CP ? 时,执行右移: 输出Q0由J、K决定, Q0?Q1, Q1?Q2 ,Q2?Q3。 74195功能表 输 入 输 出 0 X X X … X X X 0 0 0 0 1 ↑ 0 d0 … d3 X X d0 d1 d

您可能关注的文档

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档