VDHL语言多功能数字钟设计.docVIP

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VDHL语言多功能数字钟设计

南京理工大学 电 子 线 路 课 程 设 计 多功能数字钟设计 (题名和副题名) (作者姓名) (学号) 指导教师姓名 老师 学院 电 子 工 程 与 光 电 技 术 学 院 年级 2012级 专业名称 论文提交日期 摘 要 EP3C25F324C8实验箱实现电路。 本文使用模块化的设计理念,将整体电路分为8个子模块设计,分别为:分频模块、时钟计数与校时校分模块、闹钟设置模块、闹钟响铃模块、整点报时模块、译码显示与计时、闹钟显示复用模块、消颤模块、钢琴模块。 其后,本文给出了本实验的计算机仿真图,并进行结果分析,对实验中出现的问题进行反思,提出未来改进方向,最后在文末给出了本实验所设计的电路的使用说明书。 关键词: Abstract VDHL?language is used to?design a multifunctional digital clock in this paper,?which has clock of 23:32:35,?reset,?12/24 switching,?fast hour set and minute set ,?the whole point timekeeping, alarm setting,?alarm?bell?(bell?as little?apple),?piano?and other functions.?We use QuartusII7.0 to complete the?design,?simulation and other?works.and then use the EP3C25F324C8 experimental box of?Cyclone?III series?developed by the Altera to implement the design. In this paper, the modular?design concept is used,?and the whole circuit?is divided into 9 sub?module design,?respectively is:?frequency division module, clock and minute/hour setting module, alarm setting module,?alarm bell module, the whole point timekeeping module,?decoding display?and timing,?alarm multiplexing display??module, vibration eliminating module, piano module. Then,?the computer?simulation diagram is given in this paper,?followed by the results analysis, reflections on?the problems appeared in the experiment, and putting forward the direction of improvement in the future. Finally, we give the experimental?instructions of the circuit?design at the end of the paper. Keywords:?VHDL digital clock ?little apple?bells piano 目 录 摘 要 2 Abstract 3 1 绪论 6 1.1 数字钟的发展概况 6 1.2 选题背景及意义 6 1.3 课题研究现状 6 1.4 本文主要工作 6 2 实验平台Cyclone III?EP3C25F324C5 8 2.1 Cyclone III 8 2.1.1 Cyclone III 系列产品介绍 8 2.1.2 Cyclone III EP3C25F324C5 开发板原理图 9 3 多功能数字钟基本原理与总电路图 10 3.1 数字钟的基本原理 10 3.2 多功能数字钟总电路封装图 11 4 多功能数字钟各子模块设计原理 13 4.1 分频模块 13 4.2 时钟计数与校时校分模块 15 4.2.1 时钟秒位子模块 15 4.2.2 时钟分位子模块 17 4.2.3 时钟时位(包含12/24时制切换)子模块 18 4.3 闹钟设

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档