数字电路期中试卷(答案).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路期中试卷(答案)

大题 题号及答案 考核内容 备注 一、填空题 1、数字量的定义 2、.101 数制、数制转换 3、5D.6 数制、数制转换 4101011 数制、数制转换 5、带符号二进制数的 1分 6、 二进制代码、编码 7、 门电路:异或门 1分 8、 布尔代数常用公式 9、 逻辑代数的三个基本规则 1分 10、 逻辑代数的三个基本规则 1分 11、布尔代数常用公式 12、010 编码、优先编码器 13、0 4位数值比较器 1分 14、 4位数值加法器 1分 15、高阻禁止 三态门的输出特点 16、线与 OC、OD门的应用 17、扇出门电路的性能指标 1分 18、 OC门、OD门的使用 19、 竞争与冒险 20、组合的定义 二、选择题 1、编码 2、 3、 4、 5、 6、 7、编码 8、 9、D 2-4线译码器74139的应用 2分 10、C 门电路的使用 2分 三、简答题 1 用真值表证明等式(5分) Ch1§5 Ch2§1 2 代数法化简逻辑函数(5分) Ch2§2 3 卡诺图法化简逻辑函数(5分) Ch2§2 4 功能表的识读(5分) Ch4§4 5 4选1数据选择器74153的应用(5分) Ch4§1、4 四、分析设计题 1 组合电路分析 SSI门电路的应用(10分) Ch4§1 2 组合电路设计 3-8线译码器74138的应用(10分) Ch4§2、4 3 组合电路设计 SSI门电路的应用 8选1数据选择器74151的应用(15分) Ch4§2 Ch4§2、4 三、简答题 (每小题5分,共25分) 1、用真值表证明等式:⊙⊙ 证明:真值表如下: A B C ⊙ ⊙ 0 0 0 0 0 1 1 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 1 1 0 1 1 1 0 0 1 0 0 0 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0 0 0 由上述真值表(的后两列)知:⊙⊙ 2、用代数法化简函数: 解: 3、用卡诺图法化简函数: 解:画出卡诺图并化简,得 4、分析下列功能表,说明其功能。 解:由功能表知: (1)功能表是4线-2线优先编码器的功能表; (2)此优先编码器有1个输入使能控制端E,高电平有效; (3)有4个输入端,优先级别从、、、依次降低,且为高电平有效; (4)有1个输出指示端,低电平有效; (5)有2个输出端、,高电平有效,权值分别为2、1。 (6)优先编码器的输出为:,, 5、根据图所示4选1数据选择器实现的组合电路,写出输出逻辑表达式并化成最简“与或”表达式。时,4选1数据选择器(74X153)正常工作,可输出函数: 由逻辑电路图知: ,,,且、、, 从而有: 四、分析设计题 (1题10分,2、3题各15分,共40分) 1、分析下图所示电路的逻辑功能。要求: (1)写出输出的逻辑函数表达式并化简;(4分) (2)列出真值表;(4分) (3)说明电路的逻辑功能。(2分) 解:(1)由逻辑电路图可写出逻辑函数表达式为 (2)根据表达式得真值表如下 ABC R2 R1 000 0 0 0 0 0 0 001 0 0 0 0 0 1 010 1 0 0 0 0 1 011 1 0 0 1 1 0 100 1 0 0 0 0 1 101 1 0 1 0 1 0 110 0 1 0 0 1 0 111 0 1 1 1 1 1 (3)分析:根据真值表可知,该电路逻辑功能为1位二进制数的全加器。其中A、B为加数、被加数,C为低位来的进位;R1为和位,R2为向高位的进位。 2、用设计一组合电路,其输入为位二进制数,当输入,输出1,0。()位二进制数 000 0 001 0 010 0 011 1 100 1 101 1 110 1 111 0 (3)由真值表得逻辑函数,并变换为与非式 (4)由3-8线译码器的功能表知:当、时,3-8线译码器正常工作。 令、、,另加一个4输入与非门,将、、、引至与非门输入端,与非门的输出端即为F。 电路连接如图所示。 3、试用MSI 8选1数据选择器选1数据选1数据选择器C d F 0 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 0

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档