- 1、本文档共132页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ch7-物理设计
Route Clock Nets First Core Routing: route_opt First route_opt Post Route Optimization Examples Verify Route: verify_zrt_route Unit6 Reporting the Critical Area Solution: Wire Spreading + Wire Widening Fix Remaining Antenna Violations w/ Diodes Antenna Fixing with Diode Insertion Insert Filler Cells in Unused Placement Sites Incremental Timing Optimization Redundant Via Insertion Timing Preservation Mode Insert Metal Fill to Prevent Over-Etching Final Validation Final Validation(2) Parasitics (SPEF or SBPF) Netlist Output GDSII Output Analyze Timing Violations Paths are Grouped for Efficient Optimization Incremental Logic Optimization: psynopt Enable Global Router During Optimization If the design is still seriously congested? Improve Congestion/Setup Timing Placement Unit4 芯片中的时钟网络要驱动电路中所有的时序单元,所以时钟负载延时很大并且不平衡,需要插入缓冲器减小负载和平衡延时。 时钟网络及其上的缓冲器构成了时钟树。 CTS的目的是为了减小时钟偏差(clock skew) 时钟信号定义 SDC CTS策略 时钟树分析 Clock Tree Synthesis Starting Point before CTS All clock pins are driven by a single clock source. Clock Tree Synthesis (CTS) A buffer tree is built to balance the loads and minimize the skew. Delay Cells Are Added to Meet Min. Insertion Control Buffer/Inverter Selection Remove “Skew” from Uncertainty Non-Default Routing Rules Defining and Applying NDR Rule Example Default Routing Rule for Sink Pins Option clock_opt clock_opt Functionality Analyzing CTS Results Enable Hold Time Fixing CTS Unit5 布线是继布局和时钟树综合之后的重要物理实施任务,其内容是将分布在芯片核内的模块、标准单元和输入输出接口单元(I/O pad)按逻辑关系进行互连,其要求是100%地完成他们之间的所有逻辑信号的互连,并为满足各种约束条件进行优化。 Routing 进行消除布线拥塞(congestion)、优化时序、减小耦合效应(coupling)、消除串扰(crosstalk)、降低功耗、保证信号完整性(signal integrity)、预防DFM问题和提高良品率等布线的优化工作是衡量布线质量的重要指标。 Routing VLSI电路多层布线采用自动布线方法,在实施过程中,它被分为全局布线(global routing)、详细布线(detail routing)和布线修正(search and repair)三个步骤来完成。自动布线的质量依赖于布局的效果以及EDA工具所采用的布线算法和优化方法。 Set Common Route Options Set Global Route Options Set Track Assignment Options Set Detail Route Options Antenna Violations Fixing Antenna Violation by Layer Jumping Define Routing Blocka
文档评论(0)