[工学]数字电路与系统设计第六章习题.pptVIP

[工学]数字电路与系统设计第六章习题.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]数字电路与系统设计第六章习题

第六章 时序逻辑电路 例2 已知原始状态有A、B、C、D、E、F、G、H,经画隐含表进行比较,得到等价状态对: AE、AC、AG、BF、CE、CG、EG。试问最简状态转移表中有几个状态。 解:最大等价类为: ACEG、BF、D、H 所以最简状态转移表中有4个状态。 节目录 6.4 试画出用MSI移存器74194构成8位串行—并行码的转换电路(用三片74194或两片74194和一个D触发器)。 解:(1)用三片74194构成。 节目录 题6.4 图1 串入 节目录 题6.4 8位串入—并出转换电路的状态转移表 准备送数 0 1 0 CP7↑ 准备右移 0 1 1 0 CP6↑ 准备右移 0 1 1 1 0 CP5↑ 准备右移 0 1 1 1 1 0 CP4↑ 准备右移 0 1 1 1 1 1 0 CP3↑ 准备右移 0 1 1 1 1 1 1 0 CP2↑ 准备右移 0 1 1 1 1 1 1 1 CP1↑ 准备送数 1 1 0 清0 下一操作 Q0 ′ M0 M1 D0 ′ Q1 ′ Q2 ′ Q3 ′ Q4 ′ Q5 ′ Q6 ′ Q7 ′ Q8 ′ D0 ′ D1 ′ D0 ′ D1 ′ D2 ′ D0 ′ D1 ′ D2 ′ D3 ′ D0 ′ D1 ′ D2 ′ D3 ′ D4 ′ D0 ′ D1 ′ D2 ′ D3 ′ D4 ′ D5 ′ D0 ′ D1 ′ D2 ′ D3 ′ D4 ′ D5 ′ D0 ′ D1 ′ D2 ′ D3 ′ D4 ′ D5 ′ D6 ′ D6 ′ D7 ′ 0 0 0 0 0 0 0 CP8↑ 1 1 0 1 1 1 1 1 1 1 0 准备右移 0 节目录 (2)用两片74194和一个D触发器构成。 题6.4 图2 串入 节目录 串入 题6.4 图3 节目录 6.12 用四个D触发器设计以下电路: (1)异步二进制加法计数器; 解:异步二进制加法计数器的基本结构为 a.T′FF形式 b.CP1=CP, CPi = Qi-1 (上升沿触发) ( i=2,3,…,n ) 节目录 电路如下图所示。 题6.12电路图 节目录 6.17 写出图P6.17电路的状态转移表及模长M=? 题 P6.17 节目录 * 时序逻辑电路习题 一、时序逻辑电路的基本概念 二、一般时序逻辑电路的分析和设计 三、寄存器和移存器 四、计数器 六、习题讲解 五、序列码发生器和顺序脉冲发生器 6.8 6.2 例1 6.12 (1) 6.4 例2 6.3 6.17 6.22 (b) 6.25 (1) (2) 6.40 6.35(1) 一、时序逻辑电路的基本概念 1.定义 2.结构特点 (1) 电路由组合电路和存储电路构成,含记忆元件; (2)电路中含有从输出到输入的反馈回路; 3.功能描述 状态转移表;状态转移图;功能表;表达式;卡诺图;电路图;波形图 节目录 二、一般时序逻辑电路的分析和设计 1.分析步骤 ①组合电路、存储电路 (1)分析电路结构 ②输入信号X、输出信号Z (2)写出四组方程 ①时钟方程 ②各触发器的激励方程 节目录 ③各触发器的次态方程 ④电路的输出方程 (3)作状态转移表、状态转移图或波形图 (4)电路的逻辑功能描述 作状态转移表时,先列草表,再从初态(预置状态或全零状态)按状态转移的顺序整理。 节目录 2.设计步骤 (1) 根据要求,建立原始状态转移表或原始状态转移图; ①输入/出变量个数; ③状态间的转换关系(输入条件、输出要求) ②状态个数; 节目录 (2) 化简原始状态转移表(状态简化或状态合并); ②进行顺序比较,作隐含表 ①作状态对图 ③进行关联比较 ④作最简状态转移表 a.列出所有的等价对。 b.列出最大等价类。 c.进行状态合并,并列出最简状态表。 节目录 (4)选定触发器类型并根据二进制状态转移表(或称编码后的状态转移表)设计各触发器的激励函数和电路的输出函数; (6)作逻辑电路图。 (3) 进行状态编码(也称状态分配); (5)自启动性检查; 节目录 三、寄存器和移存器 1.寄存器和移存器电路结构特点 2.MSI移存器的功能及其典型应用 (1) 74194的简化符号、功能表 (2) 用74194实现串并行转换 四、计数器 1.由SSI构成的二进制计数器的一般结构 (1)同步计数器 (2)异步计数器 节目录 2. MSI二进制、十进制计数器 3.任意进制计数器 (1)

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档