[信息与通信]PLD数字系统设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[信息与通信]PLD数字系统设计

产品效益与开发时间的关系 70年代 计算机辅助设计(CAD) 80年代 计算机辅助工程 (CAE) 90年代 电子系统设计自动化 (ESDA) 90年代EDA的主要内容 自顶向下的系统设计 逻辑仿真 芯片设计与PLD使用 硬件描述语言 VERILOG VHDL 知识产权 IP Core 可编程器件 Programmable Device 可编程器件 可编程逻辑器件 可编程互连 可编程模拟 可编程器件 可编程互连(PI) 可编程器件 可编程模拟器件(PAC) 可编程器件 PLD的基本结构 逻辑单元 I/O单元 互连 逻辑单元 门海型——由一个或数个与非门组成 例如Actel公司的FPGA 单元型 逻辑单元 基本结构 逻辑单元 PROM型 PAL型 逻辑单元(PROM型) 逻辑单元(PROM型) PROM型特点 1)每个与门输出一个最小项 2)共有2n个与门 3)占用芯片面积随n增大急剧增加 4)适用于变量小于或等于5 的情况 逻辑单元 PAL型特点 1)固定或阵列 2)可利用逻辑简化技术 3)占用芯片面积小,适用于输入变量较多的情况 例如 Lattice公司ispLSI系列 I/O单元 基本功能|: 分相缓冲 寄存器与锁存器 摆率 互连 集中互连 分段互连 专用互连 长线互连 集中互连 特点 等延时 适用规模较小——CPLD 例如 分段互连 可编程逻辑器件的编程工艺 RAM型 ROM型 反熔丝 EPROM E2ROM FLASH 反熔丝型 优点: 1)可靠 2)成本低 缺点 1)一次型 RAM 型 优点: 1)占用芯片面积小,成本低 2)功耗低

文档评论(0)

jiupshaieuk12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档