课程设计报告循环码计数器.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计报告循环码计数器

燕山大学 课 程 设 计 说 明 书 题目: 循环码计数器 燕山大学课程设计(论文)任务书 院(系):电气工程学院 基层教学单位:电子实验中心 学 号 3 学生姓名 蒋美爱 专业(班级) 10级检测技术与仪器 设计题目 循环码计数器 设 计 技 术 参 数 ●设计一个4位循环码计数器 ●带进位,且进位用指示灯表示 ●转换状态:0000-0001-0011-0010-0110-0111-0101-0100-1100-1101 -1111-1110-1010-1011-1001-1000-0000,状态是1000时,有进位 设 计 要 求 ●用彩灯L9、L10、L11、L18表示各位输出 ●用数码管显示相应16种状态码 ●当有进位时,蜂鸣器蜂鸣5秒提示 工 作 量 ●学会使用Max+PlusII软件和实验箱; ●独立完成电路设计,编程下载、连接电路和调试; ●参加答辩并书写任务书。 工 作 计 划 了解EDA的基本知识,学习使用软件Max+PlusII,下发任务书,开始电路设计; 学习使用实验箱,继续电路设计; 完成电路设计; 编程下载、连接电路、调试和验收; 答辩并书写任务书。 参 考 资 料 《数字电子技术基础》.常丹华主编 电子工业出版社 《EDA课程设计B指导书》 郑兆兆 周莲莲 张强 指导教师签字 周莲莲 郑兆兆 基层教学单位主任签字 金海龙 说明:此表一式四份,学生、指导教师、基层教学单位、系部各一份。 2013年 3月14日 目 录 第1章 设计说明……………………………………………………… 1.1 设计思路……………………………………………………… 1.2 模块介绍 ……………………………………………………… 1.3 真值表………………………………………………………… 第2章 原理图…………………………………………………………… 第3章 波形仿真图 …………………………………………………… 第4章 管脚锁定及硬件连线…………………………………………… 总结 ………………………………………………………………… 参考文献 第一章 设计说明 1.1 设计思路 以格雷码循环的四位循环码计数器,首先就考虑到应该用触发器来使其实现,最终选定JK触发器。通过卡诺图计算出循环码计数器的状态方程,并得出相应驱动方程,及进位输出方程。进位时用进位指示灯表示需要用进位输出去控制指示灯,同时蜂鸣器蜂鸣5秒,这5秒钟是计数器的一个时钟周期。也就是频率为0.2Hz,频率组中没有此频率的时钟信号,故选用2Hz的时钟信号,用74160芯片进行分频。彩灯表示输出,直接将各触发器的输出信号接各彩灯即可。用两位数码管显示16种状态的十进制表示,需要提前对触发器的输出信号进行处理。,需要一个比较器及一个加法器,十六进制转化为BCD码显示:大于等于10的数得加6进1,其他数就不改变。比较器选用74HC85,加法器选用74LS283。加以一定的逻辑代数运算即可。 格雷码:0000→0001→0011→0010→0110→0111→0101→0100→1100→1101→1111→1110→1010→1011→1001→1000 1.2 模块介绍 该设计模块:分频器、循环码计数模块、十六进制转化BCD码模块彩灯输出模块、进位输出及蜂鸣模块、数码管显示模块。前三模块为主要模块、 分频器74160(十分频): 0到9计数,9之后进位,再回到0,如此依次循环,进位输出将时钟频率进行十分频。 循环码计数器模块: 两个74112芯片用来实现格雷码计数,各片芯片中含有两个JK触发器,分频器的进位输出为触发器提供时钟信号。 十六进制转换BCD码模块 123符号如下图所示。上面电路图中四个输入信号分别是四个触发器的输出信号。通过比较器、加法器及相关运算器使四位的十六进制转换为八位的BCD输出。 123符号 彩灯输出模块 进位输出及蜂鸣模块 数码管显示模块: 1.3 真值表 CLK Q3 Q2 Q1 Q0 C D7 D6 D5 D4 D3 D2 D1 D0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 10↓ 0 0 0 1 0 0 0 0 0 0 0 0 1 20↓ 0 0 1 1 0 0 0 0 0 0 0 1 1 30↓ 0 0 1 0 0 0 0 0 0 0 0 1 0 40↓ 0 1 1 0 0 0 0 0 0 0 1 1 0 50↓ 0 1 1 1 0 0 0 0 0 0 1 1 1 60↓ 0 1 0 1 0 0 0 0 0 0 1 0 1

文档评论(0)

feixiang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档