[工学]数字电路 第三章2.ppt

  1. 1、本文档共107页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]数字电路 第三章2

组合逻辑模块及其应用 (2)由真值表写出各输出的逻辑表达式为: 二.二进制编码器 3位二进制编码器:8个输入端,3个输出端,常称为8线—3线编码器。 由真值表写出各输出的逻辑表达式为: 用门电路实现逻辑电路: 三.优先编码器——允许同时输入两个以上信号,并按优先级输出。 集成优先编码器举例——74148(8线-3线) 注意:该电路为反码输出。EI为使能输入端(低电平有效),EO为使能输出端(高电平有效) ,GS为优先编码工作标志(低电平有效)。 四.编码器的应用 2.组成8421BCD 编码器 3.2 译码器 一.译码器的基本概念及工作原理 译码器——将输入代码转换成特定的输出信号 例:2线—4线译码器 写出各输出函数表达式: 二、集成译码器 2.8421BCD译码器7442 4线-10线译码器7442真值表 三、译码器的应用 1.译码器的扩展 用两片74138扩展为4线—16线译码器 2.实现组合逻辑电路 例4.2.1 试用译码器和门电路实现逻辑函数: 例4.2.2 已知某组合逻辑电路的真值表,试用译码器和门电路设计该逻辑电路。 解:写出各输出的最小项表达式,再转换成与非—与非形式: 与非—与非形式: 3.构成数据分配器 数据分配器——将一路输入数据根据地址选择码分配给多路数据输出中的某一路输出。 用译码器设计一个“1线-8线”数据分配器 四、数字显示译码器 数字显示器分类: 按显示方式分,有字型重叠式、点阵式、分段式等。 按发光物质分,有发光二极管(LED)式、荧光式、液晶显示等。 1.七段式LED显示器 LED显示器有两种结构: 2.七段显示译码器7448 7448是一种与共阴极数字显示器配合使用的集成译码器。 七段显示译码器7448的功能表 将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。 3.3 数据选择器 一、 数据选择器的基本概念及工作原理 数据选择器——根据地址选择码从多路输入数据中选择一路,送到输出。 例:四选一数据选择器 根据功能表,可写出输出逻辑表达式: 由逻辑表达式画出逻辑图: 二、集成数据选择器 集成数据选择器74151(8选1数据选择器) 集成数据选择器74151的真值表 三、数据选择器的应用 1.数据选择器的通道扩展 用两片74151组成 “16选1”数据选择器 作业: 习题 1、 4(1) 6(2) 7 14(1) 2.实现组合逻辑函数 (1)当逻辑函数的变量个数和数据选择器的地址输入变量个数相同时,可直接用数据选择器来实现逻辑函数。 例4.3.1 用8选1数据选择器74151实现逻辑函数: (2)当逻辑函数的变量个数大于数据选择器的地址输入变量个数时。 例4.3.2 试用4选1数据选择器实现逻辑函数: 解:将A、B接到地址输入端,C加到适当的数据输入端。 作出逻辑函数L的真值表,根据真值表画出连线图。 4.4 数值比较器 一、 数值比较器的基本概念及工作原理 数值比较器——比较两个位数相同的二进制数的大小 2.考虑低位比较结果的多位比较器 例:2位数值比较器 由真值表写出逻辑表达式: 由表达式画出逻辑图: 二、集成数值比较器及其应用 2.数值比较器的位数扩展 (1)串联方式 用2片7485组成8位二进制数比较器。 (2)并联方式 4.5 加法器 一、加法器的基本概念及工作原理 加法器——实现两个二进制数的加法运算 1.半加器——只能进行本位加数、被加数的加法运算而不考虑低位进位。 列出半加器的真值表: 如果想用与非门组成半加器,则将上式用变换成与非形式: 画出用与非门组成的半加器。 2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。 由真值表直接写出逻辑表达式,再经代数法化简和转换得: 画出全加器的逻辑电路图: 小结 1.常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、数值比较器、加法器等。 2.上述组合逻辑器件除了具有其基本功能外,还可用来设计组合逻辑电路。应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少 3.用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输入、多输出的逻辑函数。 设计方法及步骤: 指定实际问题的逻辑含义,列出真值表 由真值表,写出逻辑表达式或直接填卡诺图 用逻辑代数或卡诺图对逻辑表达式进行化简 根据所选用的器件,对最简式进行变换,变成以下三种形式: 与非—与非式 或非-或非式 与或非

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档