[工学]第2章微处理器与总线.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]第2章微处理器与总线

主要内容 微处理器概述 8088/8086微处理器 总线的一般概念 *80386微处理器 *Pentium 4微处理器 运算器 控制器 内部寄存器组(可视为运算器的一部分) 程序与指令 指令执行的一般过程 指令的串行执行与并行流水线执行 内存的分段管理技术 支持多处理器系统 8088/8086CPU的主要特点 程序 ——具有一定功能的指令的有序集合 指令 ——由人向计算机发出的、能够为计算机所识 别的命令。 取指令 指令译码 读取操作数 执行指令 存放结果 串行工作方式 ——控制器和运算器交替工作,按顺序完成上述 指令执行过程。 8088可工作于两种模式下 最小模式 最大模式 最小模式为单处理器模式,控制信号较少,一般可不必接总线控制器。 最大模式为多处理器模式,控制信号较多,须通过总线控制器与总线相连。 最小模式下的连接示意图 最大模式下的连接示意图 两种工作模式的选择方式 8088是工作在最小还是最大模式由MN/MX端状态决定。MN/MX=0工作于最大模式,反之工作于最小模式 采用并行流水线工作方式 —— 通过设置指令预取队列实现 对内存空间实行分段管理 —— 将内存分为4个段并设置地址段寄 存器,以实现对1MB空间的寻址 支持多处理器系统 引脚定义的方法可大致分为: 每个引脚只传送一种信息(RD等); 引脚电平高低不同,信号不同(IO/M等); CPU工作于不同方式有不同的名称和定义(WR/LOCK 等); 分时复用引脚(AD7——AD0 等) ; 引脚的输入和输出分别传送不同的信息(RQ/GT) 主要引线(最小模式下) 地址线和数据线: AD7--AD0:低8位地址和数据信号分时复用。 在传送地址信号时为单向,传送 数据信号时为双向。 A19--A16: 高4位地址信号和状态信号分时 复用。 A15--A8 : 输出中8位地址信号。 主要引线(最小模式下) WR: 写信号; RD: 读信号; IO/M:为“0”表示访问内存, 为“1”表示访问接口; DEN: 低电平有效时,允许进行读/写操作; RESET:复位信号。 INTR:可屏蔽中断请求输入端 NMI: 非屏蔽中断请求输入端(该引脚上的中 断请求信号不能用软件屏蔽) INTA:中断响应输出端 HOLD:总线保持请求信号输入端。当CPU以外的 其他设备要求占用总线时,通过该引脚 向CPU发出请求。 HLDA:总线保持响应信号输出端。CPU对HOLD信 号的响应信号。 2.2.3 8088CPU的功能结构 8088内部由两部分组成: 执行单元(EU) 总线接口单元(BIU) 运算器 8个通用寄存器 1个标志寄存器 EU部分控制电路 总线接口单元(BIU) 从内存中取指令到指令预取队列; 负责与内存或输入/输出接口之间的数据传送; 在执行转移程序时,使指令预取队列复位, 并从指定的新地址取指令,并立即传给执行 单元执行。 结论 指令预取队列的存在使EU和BIU两个部分 可同时进行工作,从而 提高了CPU的效率; 降低了对存储器存取速度的要求。 二、8088的内部寄存器 含14个16位寄存器,按功能可分为三类 8个通用寄存器 4个段寄存器 2个控制寄存器 1、通用寄存器 数据寄存器(AX,BX,CX,DX) 地址指针寄存器(SP,BP) 变址寄存器(SI,DI) 数据寄存器特有的习惯用法 AX:累加器。所有I/O指令都通过AX与接口传送 信息,中间运算结果也多放于AX中; BX:基址寄存器。用于存放访问内存时的偏移地址; CX:计数寄存器。用于在循环或串操作指令中存 放计数值; DX:数据寄存器。在间接寻址的I/O指令中存放 I/O端口地址;在32位乘除法运算时,存放 高16位数。 地址指针寄存器 SP:堆栈指针寄存器,其内容为栈顶的偏移 地址; BP:基址指针寄存器,常用于在访问内存时 存放内存单元的偏移地址。 变址寄存器 SI:源变址寄存器 DI:目标变址寄存器 变址寄存器常用于指令的间接寻址或变址寻址。 特别是在串操作指令中: SI存放源操作数的偏移地址 DI存放目标操作数的偏

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档