- 10
- 0
- 约4.52千字
- 约 19页
- 2018-02-23 发布于河南
- 举报
声光智力抢答器
目录
1、前言
2、设计任务
3、方案论证
4系统结构
4.1系统结构框图
4.2系统各方框图的作用
5、整机电路设计
5.1整机电路图
5.2各单元电路工作原理
5.2.1芯片管脚图、功能图
5.3整机电路元器件表
6、整机电路调试
6.1调试步骤
6.2调试中发现的问题与解决办法
7、整机电路使用说明
8、参考文献
9、心得体会
1、前言
通过学习《数字电子技术》这门课程以来,我们从基础的逻辑代数和门电路,再到组合逻辑电路等等一路系统的学下来,感觉收获颇丰。了解了很多功芯片的功能,也通过自己动手搭接的简单电路,实现简单的编码和译码电路,还有稍微复杂的时序逻辑电路。我们可
以综合运用这些知识进行简单的电路设计,让我们兴趣大增。
在这次数字电子课程设计中,我们又对这学期以来所学的知识有了进一步的巩固和加强。本论文就是基于这次的课程设计,本小组
设计的项目是:声光智力抢答器。
本小组成员:接线:杨家园。PPT:阳炯。答辩:蒋飞。
指导老师:柳国宪老师、何小明老师。
2、设计任务
1、.抢答器同时提供9名选手或代表队比赛,分别用9个按钮SB1~SB9表示。
2、设置一个系统系统清除和抢答控制开关SB10,该开关由主持人控制。
3、抢答器具有锁存和显示功能。即选手按动按钮,锁存相应的编号,并在数码管上显示,同时扬声器发出报警声响提示。
4、抢答器具有定时抢答功能,且一次抢答的时间由主持人设定。当主持人启动SB10后,定时器进行计时,同时扬声器发出短暂的声响,声响时序的时间0.5秒左右。
3、方案论证
当主持人宣布抢答开始的同时按下SB10,计时电路开始计时,若在规定的时间内无人抢答,则计时电路输出信号驱动音响电路发声,以示抢答时间已过。若在规定时间内,有人按动SB1~SB9中任何一个按钮,则输出信号经译码显示出抢答者的号数,并驱动音响电路发声,同时将其他输入端封锁。下一次抢答开始时,重复上述
4、系统结构
4.1系统结构框图
原理方框图如图所示。
4.2系统各方框图的作用
计时电路:要在按下SB10时,在规定时间内,无人抢答计时电路发出信号驱动音响电路发生,以示抢答时间已过。
音响电路:提示抢答时间已过或有人抢答。
控制开关:用来给选手在规定时间进行抢答。
控制电路:控制整个电路的启动,编码器输入端IN1~IN9分别接上按钮开关SB1~SB9,按钮开关的接通或断开,即决定编码器相对应的输入端为高电平或低电平。当选手按动SB1~SB9中任一按钮时,编码器输出经锁存器锁存后再经译码显示电路显示出抢答者的号数,同时经二极管或门输出高电平去控制音响电路和计时电路,使音响电路发声,计时电路停止计时。
译码显示电路:显示1~9号抢答者的号码
5、整机电路设计
5.1整机电路图
5.2各单元电路工作原理
1、抢答部分电路
此部分电路主要选用一块十进制BCD码编码器C304和一块D锁存触发器C421构成。C304十进制编码器的外引线图如图所示
C304真值表 C421功能表
由C304功能表可见:当IN1~IN9中某一个输入为高电平时,输出即为相应的二进制代码。如:IN5 = l,输出DCBA =0101。IN1~IN9皆无输入时,输出为DCBA=0000,C304的输出送入D锁存器中。由C421的功能表可见:当DC=0、
CP上升沿到来或DC = l、CP下降沿到来时,触发器将输入的信号锁存;CP =0、DC= O或CP=DC=l时,触发器完成Q=D功能(本题选DC= l、CP下降沿锁存,CP =l时,锁存器输出D)。
编码器输入端IN1~IN9分别接上按钮开关SB1~SB9,按钮开关的接通或断开,即决定编码器相对应的输入端为高电平或低电平。
当选手按动SB1~SB9中任一按钮时,编码器输出经锁存器锁存后再经译码显示电路显示出抢答者的号数,同时经二极管或门输出高电平去控制音响电路和计时电路,使音响电路发声计时电路停止计时。控制电路原理图如图4-18 所示。
或非门G1、G2组成RS触发器,当主持人按动SB10时,G7输出高电平l,使D锁存器输出0,数码管显示0,同时计时电路开始计时。
控制电路原理图
2、计时电路
题的抢答计时电路由CC4098双单稳态触发器及少量阻容元件构成。C4098外引线图功能表如图所示。
CC4098是用上升沿触发的延时电路,即输入端TR接收到一个脉冲上升沿,延迟一段时间后,从输出端Q1送出一个上升脉冲,其延迟时间τ决定于外接RextCext(Rext可用电位器调整)。延时后输出的脉冲宽度决定于外接R’ext、C’ext其波形图如图所示。
智力竞赛抢答限时为10s,此限定时间即为这里的延时时间τ= RextC
原创力文档

文档评论(0)