预备门电路逻辑功能及测试.docVIP

  • 138
  • 0
  • 约2.02万字
  • 约 40页
  • 2018-02-25 发布于天津
  • 举报
预备门电路逻辑功能及测试

预备实验 门电路逻辑功能及测试 实验目的 熟悉门电路逻辑功能。 熟悉示波器使用方法。 实验仪器及材料 双踪示波器 74LS00 四2输入与非门 2片 74LS20 二4输入与非门 1片 74LS86 四2输入异或门 1片 预习要求 复习门电路工作原理及相应逻辑表达式。 熟悉所用集成电路的引线位置及各引线用途。 了解双踪示波器使用方法。 实验内容 实验前先检查电源是否正常,然后选择实验用的集成电路,按自己的实验接线图接好连线,特别注意Vcc及地线不能接错。先接好后经实验指导教师检查无误后可通电实验。实验中改动接线须先断开电源,接好线后再通电实验。 测试门电路逻辑功能 选用74LS20按图0-1接线输入端接S1-S4(电平开关输出插口),输出端接电平显示发光二极管(D1-D8任意一个)。 将电平开关按表0-1置位,分别测出电压及逻辑状态。 表0-1 输 入 输 出 1 2 3 4 Y 电压(V) H H H H L H H H L L H H L L L H L L L L 异或门逻辑功能测试 选74LS86按图0-2接线输入端1、2、4、5接电平开关,输出端A、B、Y接电平显示发光二极管。 将电平开关按表0-2置位,将结果填入表中。 表0-2 输 入 输 出 A B Y L L L L H L L L H H L L H H H L H H H H L H L H 逻辑电路的逻辑关系 用74LS00按图 0-3,0-4接线,将输入输出逻辑关系分别填入表0-3,0-4中。 写出上面两个电路逻辑表达式。 表0-3 输 入 输 出 A B Y Z L L L H H L H H 表0-4 输 入 输 出 A B Y Z L L L H H L H H 利用与非门控制输出 用74LS00按图0-5接线,S接任一电平开关用示波器观察S对输出脉冲的控制作用。 用与非门组成其它门电路并测试验证 组成或非门:用一片四2输入与非门组成或非门,画出电路图,测试并填表0-5。 组成异或门:将异或门表达式转化为与非门表达式后,画出逻辑电路图,测试并填表0-6。 表0-6 输 入 输 出 A B Y 0 0 0 1 1 0 1 1 表0-5 输 入 输 出 A B Y 0 0 0 1 1 0 1 1 实验报告 按各步骤要求填表并画出逻辑图。 思考题 怎样判断门电路逻辑功能是否正常? 与非门的一个输入接连续脉冲,其余端什么状态时允许脉冲通过?什么状态时禁止脉冲通过? 异或门又称可控反相门,为什么? 实验一 TTL与非门主要参数测试 实验目的 掌握TTL与非门电路主要参数的意义及测试方法。 实验仪器及材料 双踪示波器 1台 直流稳压电源 1台 直流表(μA/mA) 各1只 万用表 1只 实验内容 测试表所列TTL与非门的各项参数,记录测试结果。 待测参数 符号 测试条件 测试电路 测试结果 输入短路电流 待测输入接地,其余开路,空载 0.22 输入交叉漏电流 待测输入接+5V,其余接地,空载 X 输出 高电平 待测输入接地,其余开路。 4.37 输出 低电平 待测输入接+1.8V,其余开路,负载接380Ω。 0.37 开门电平 待测输入端接可变电源,输出接等效负载,时 1.28 关门电平 待测输入端接可变电源,输出时 1.07 扇出系数 待测输入接+1.8V,调,保证输出电压, 10ma 空载通导功耗 输入端全部开路,输出空载 1ma 空载截止功耗 待测输入端短路,输出空载 同上 平均传输延迟时间 X 注:平均延迟时间及其测试原理 平均延迟时间 图1-1 平均传输延迟时间 如图1-1所示,是输出脉冲下降到0.5相对于输入脉冲上升到0.5的延迟,叫做导通延迟时间。是输入脉冲上升到0.5相对于输出脉冲下降到0.5的延迟,叫做截止延迟时间。测试可用环形振荡器法,电路如图1-2(a)所示。这种方法是用奇数个与非门组成环形振荡器。图1-2(a)是用三个与非门组成环形振荡器,1-2(b)是各点的波形,由波形图可见,由三个与非门组成的环形振荡器的输出波形(图中3点波形)的周期,正好是三个与非门的平均延迟时间的2倍,即,其中T由示波器测定。 实

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档