基于单片机的自动打铃系统设计.docVIP

  • 8
  • 0
  • 约2.06万字
  • 约 25页
  • 2018-02-28 发布于贵州
  • 举报
基于单片机的自动打铃系统设计

常 熟 理 工 学 院 课程设计(论文) 电气与自动化工程学院 《单片机技术》课程设计 题 目: 自动打铃系统设计 姓 名: 学 号: 班 级: 指导教师: 起止日期: 2013年 4月 11 日 第一章 目录 第一章.目录..........................................1 第二章.课程设计任务书................................2 第三章.总体设计方案..................................3 第四章.操作及使用说明................................6 第五章.硬件原理图....................................8 第六章.程序流程.......................................9 第七章.调试.运行及其结果............................10 .收获及体会...................................10 第九章.参考文献.....................................11 第十章.代码及元件清单...............................12 第二章.《单片机技术》课程设计任务书 题目:自动打铃系统设计 一、课程设计任务 本课题要求应用以51单片机为核心设计一自动打铃系统,能完成基本计时和显示功能铃声可用基本计时和显示功能(用小时制显示)。包括上下午标志,时、分的数字显示,秒信号指示能设置当前时间(含上、下午,时,分)?????能实现基本打铃功能,规定: 上午:00铃:打铃秒、停2秒、再打铃秒。 下午:30铃:打铃秒、停2秒、再打铃秒。 设计课题简要概述 自动打铃装置用于工厂、学校等地的时间控制,本设计是按照学校作息时问设定的,模拟了电了钟显示时、分、秒。还根据学校的作息时间按时打铃,本系统有4 个按钮,分别用来调时、调分、秒和强制打铃及强制关铃,以保证始终与标准时间相吻合。 首先设计出本系统的硬件基本框图,根据框图设计电气原理图,简要概述基本原理,按照设计技术参数设计出各部分程序。 系统软硬件划分 由于需要最小系统设计,因此,极大地介于系统的硬件成本,所有能用软件实现的功能都用软件完成,如按键的去抖,采用延时,显示部分用动态显示等,这样硬件部分的设计可以采用单片机最小系统,所谓最小系统时仅有程序存储器和时钟及复位电路的单片机系统。 单片机选型 根据课题的具体内容,任务要求,计时、校时、定时、键盘显示等功能,经多方面考虑,所选系统选项用.与MSC-51单片机完全兼容的AT89C51 低功耗单片机。 AT89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压,高性能CMOS8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。 脚说明: VCC:供电电压。 P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。 P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。 P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的

文档评论(0)

1亿VIP精品文档

相关文档