多用时间控制器的设计课件.docVIP

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多用时间控制器的设计课件

沈阳航空课 程 设 计 任 务 书 课 程 名 称 课程设计题目 课程设计的内容及要求: 1.在选择器件时,应考虑成本。 2.根据技术指标,通过分析计算确定电路和元器件参数。 3.画出电路原理图(元器件标准化,电路图规范化)。 三、实验要求 1.根据技术指标制定实验方案;验证所设计的电路,用软件仿真。 2.进行实验数据处理和分析。 四、推荐参考资料 1.童诗白,华成英主编.模拟电子技术基础.[M]北京:高等教育出版社,2006年 2.闫石主编,数字电子技术基础(第五版).[M]北京:高等教育出版社,2006年 五、按照要求撰写课程设计报告 成绩评定表: 序号 评定项目 评分成绩 1 设计方案正确,具有可行性,创新性(15分) 2 设计结果可信(例如:系统分析、仿真结果)(15分) 3 态度认真,遵守纪律(15分) 4 设计报告的规范化、参考文献充分(不少于5篇)(25分) 5 答辩(30分) 总分 最终评定成绩(以优、良、中、及格、不及格评定) 指导教师签字: 2016 年 6 月 17 日 一、概述 数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统。根据数字集成电路中包含的门电路或元、器件数量,可将数字集成电路分为小规模集成(SSI)电路、中规模集成MSI电路、大规模集成(LSI)电路、超大规模集成VLSI电路和特大规模集成(ULSI)电路。 数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统。应用的仿真工具Multisim是美国国家仪器(NI)有限公司推出的以Windows为基础的仿真工具,适用于板级的模拟/数字电路板的设计工作。工程师们可以使用Multisim交互式地搭建电路原理图,并对电路进行仿真,通过Multisim和虚拟仪器技术,PCB设计工程师和电子学教育工作者可以完成从理论到原理图捕获与仿真再到原型设计和测试这样一个完整的综合设计流程。 三位数字显示计时定时器是用来计时定时报警的,发射一个脉冲信号,经过74LS160D计数器来实现分秒的计时。显示器由6个LED数码管组成,来显示分和秒的。通过设置两个开关,来实现计时定时器的任意启停以及复位。通过用74HC154的片子进行译码,这样就可以比较方便的设计出合理的电路,用与门和非门来实现计时定时器在特定的时间点声光报警,此装置可以用于各种计时器以及不同类型的报警定时装置,如闹钟,计时器,数码家电等等各个行业,用途十分广泛。 二、方案设计 本课题的基本思路是在设计出一个时钟的基础上,利用储存器设定时间,在设定的时间进行报警、提示等现象。这个装置在日常生活中用得非常广泛。本课题的重点在存储器、定时单元和执行单元。 技术指标及要求: 1.走时精度,每日误差≤1秒。 2.启动控制时间误差不超过1分钟。 3.控制时间可以任意设置(如铃响时间6秒,音乐声30秒,电饭锅30分) 整个思路的框图如下图1所示。将标准秒信号送入“秒”计数器,累计60秒发出一个“分”脉冲信号,送到“分”计数器中;分计数器累计60分发出一个“时”脉冲信号,该信号将被送到“时”计数器。“时”计数器采用24进制计数器,实现对一天24小时的显示。 D存储电路是根据计时系统输出状态,产生一脉冲信号,然后去触发D存储器实现定时打铃。定时执行器中的定时单元是数字的定时电路。只要适当地改变“与非”门的接法和计数器的位数,就可以改变定时长短,执行单元通过集电极开路“与非”门的输出端,直接接负载继电器控制电子器件的正常运行。 图1 电路总体方框图 时、分、秒电路的设计 秒信号发生器的设计 本实验要求每日误差≤1秒。我选用1HZ的标准脉冲。 本设计采用555集成定时器组成多谐振荡器产生1Hz的标准脉冲电路图(如图2所示)。555定时器与两个电阻和一个电容产生负脉冲序列,得到秒脉冲的信号的电路波形图(如图2)。令R1=43kΩ,R2=50kΩ,C=10uF,产生周期T为1秒的脉冲信号。 时、分、秒计数器的设计 本实验采用74LS160分别构成60进制和24进制计数器分别作为分秒和时。 1)60进制计数器。先将2片芯片连接成100进制计数器,在此基础上,用反馈清零法将高位的QB和QC分别接至俩芯片的Ro,Rl端,在第60个脉冲后,计数器输出高位的QB和QC同时为1,再通过一个与门使计数器立即返回态。 2)24进制的计数器。先将2片芯片连接成100进制计数器,在此基础上,用反馈清零法将高位

您可能关注的文档

文档评论(0)

bodkd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档