- 1、本文档共39页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)-基于FPGA的DDC(数字下变频)设计与实现精选
微系统设计、测试与控制课程大作业之基于FPGA的DDC(数字下变频)的设计与仿真姓名:学号:摘 要1ABSTRACT2第一章 绪论31.1 数字下变频(DDC)研究背景31.2 DDC概述41.3 本文研究内容和结构安排5第二章 数字下变频(DDC)基础理论62.1 数字下变频器62.1.1 数字变频的基本原理与结构62.1.2影响数字变频器性能的主要因素62.2 数字信号采样理论72.2.1低通信号采样理论72.2.2 带通信号采样理论72.3 数字正交检波82.3.1 低通滤波法92.3.2 多相滤波结构变换法102.4 多抽样率数字信号处理理论112.4.1 整数倍抽取和内插112.4.2 多抽样率系统的恒等变换142.4.3 多相滤波结构142.5 相关算法介绍162.5.1 CORDIC算法162.5.2 FIR滤波器182.6 本章小结19第三章 数字下变频(DDC)各模块设计203.1 数字下变频的基本实现方案203.2 基于DDS的数控振荡器的设计203.2.1 混频器模块设计203.2.2 DDS的特点223.3抽取滤波233.4 本章小结25第四章 数字下变频器设计验证和逻辑综合264.1基于DDS的数控振荡器的仿真和验证264.2 FIR滤波器的仿真和验证274.3 抽取模块仿真验证284.4 DDC整体的仿真和验证294.4.1 MATLAB与modelsim仿真294.4.2 FPGA综合报告314.5 本章小结31第五章 总结与展望32参考文献34摘 要数字下变频(Digital Down Convert—DDC)是将中频信号下变频至零频,且使信号速率降至适宜通用DSP器件处理速率的技术。实现这种功能的数字下变频器是软件无线电的核心部分。 本文首先对软件无线电数字下变频的国内外现状进行了分析,然后对于FPGA实现数字下变频设计的优势作了阐述。基于本论文在FPGA中实现的结构,结合软件无线电理论基础讨论了DDC的工作原理,给出数字下变频器的常用结构,然后设定整体系统方案,并按功能完成模块划分和接口定义,主要分为混频器、FIR低通滤波器及抽取。通过使用Verilog和调用部分IP核相结合的方法完成多通道DDC各个模块的设计与仿真调试,通过Matlab对各模块进行验证,结果表明设计的思想和结构是正确的。基于FPGA实现的DDC,能充分体现软件无线电系统高的灵活性和宽的适应性,本文所设计的数字下变频系统有一定的通用性。关键字:软件无线电,数字下变频,FIR滤波器, FPGAABSTRACTDigital Down Convert(DDC) converts digitized IF data into filtered based and data which call be processed by a standard DSP microprocessor.DDC is a core part of a Software Radio system.In this paper, the DDC’S current technology at home and abroad was analyzed, and then the advantages of using FPGA to complete the design of DDC were described.This paper is based on the structure implemented in FPGA, combined with the software radio theoretical to discuss the DDC’s works, and then gives the structure of common digital down converter, and then set the whole system solutions, and then complete the module division and functional interface definition, mainly divided into mixer, FIR low-pass filter and decimation. By using Verilog and part of IP core to complete the design and simulation of multi-channel DDC commissioning of each module, validated by MATLAB for each module, the results indicate that the design and stru
文档评论(0)