- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术实验报告文档
数字电子技术实验报告
学号:
姓名:
班级:
实验一 组合逻辑电路分析
一、实验用集成电路引脚图
74LS00集成电路:
74LS20集成电路:
二、实验内容
1.ABCD接逻辑开关,“1”表示高电平,“0”表示低电平。
电路图如下:
A=B=C=D=1时
(注:逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。)
表格记录:
A B C D X1 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 结果分析:由表中结果可得该电路所实现功能的逻辑表达式为:F=AB+CD。
在multisim软件里运用逻辑分析仪分析,可得出同样结果:
2.密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为”1”,将锁打开。否则,报警信号为”1”,则接通警铃。试分析密码锁的密码ABCD是什么?
电路图如下:
A=B=C=D=1时
A=B= D=1, C=0时
A= D=1,B=C=0时
记录表格:
A B C D X1(开锁) X2(报警) 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 0 1 1 0 1 0 1 0 0 1 1 0 1 1 0 1 1 1 0 0 0 1 1 1 0 1 0 1 1 1 1 0 0 1 1 1 1 1 0 1 结果分析:由表可知,只有当A=D=1,B=C=0时,开锁灯亮;其它情况下,都是报警灯亮。因此,可知开锁密码是1001。
三、实验体会
与非门电路可以实现多种逻辑函数的功能模拟,在使用芯片LS7400和LS7420时,始终应该注意其14脚接高电平,8脚接地,否则与非门无法正常工作。
利用单刀双掷开关,可以实现输入端输入高/低电平的转换;利用LED灯可以指示输出端的高低电平。
实验二 组合逻辑实验(一)
半加器和全加器
一、实验目的
熟悉用门电路设计组合电路的原理和方法步骤。
二、预习内容
1.预习用门电路设计组合逻辑电路的原理和方法步骤。
2.复习二进制数的运算。
①用与非门设计半加器的逻辑图。
②完成用异或门、与非门、与或非门设计全加器的逻辑图。
③完成用异或门设计的三变量判奇电路的原理图。
三、参考元件
74LS283: 74LS00:
74LS51: 74LS136:
四、实验内容
1.用与非门组成半加器,用异或门、与或非门、与非门组成全加器。实验结果填入表中。
(1)与非门组成的半加器。
电路图如下(J1、J2分别代表Ai、Bi,图示为Ai、Bi分别取不同的电平时的仿真结果):
记录表格:
被加数Ai 0 1 0 1 被加数Bi 0 0 1 1 和Si 0 1 1 0 新进位Ci 0 0 0 1
(2)异或门、与或非门、与非门组成的全加器。
电路图如下:
记录表格:
被加数Ai 0 1 0 1 0 1 0 1 被加数Bi 0 0 1 1 0 0 1 1 前级进位Ci-1 0 0 0 0 1 1 1 1 和Si 0 1 1 0 1 0 0 1 新进位Ci 0 0 0 1 0 1 1 1
2.用异或门设计三变量判奇电路,要求变量中的1的个数为奇数时,输出为1,否则为0。实验结果填入表中。
电路图如下:
记录表格:
输入A 0 0 0 0 1 1 1 1 输入B 0 0 1 1 0 0 1 1 输入C 0 1 0 1 0 1 0 1 输出L 0 1 1 0 1 0 0 1 结果分析:由实验结果可知,当A、B、C有奇数个1时,灯亮;当有偶数个1时,灯不亮。故该电路实现了判奇功能。
3.“74LS283”全加器逻辑功能测试。测试结果填入表中。
记录表格:
被加数A4A3A2A1 0 1 1 1 1 0 0 1 加数B4B3B2B1 0 0 0 1 0 1 1 1 前级进位C0 0 / 1 0 / 1 和S4S3S2S1 1 0 0 0 / 1 0 0 1 0 0 0 0 / 0 0 0 1 新进位C4 0 / 0 1 / 1
五、实验体会
利用与非门、与或非门和或非门的不同组合,可
文档评论(0)