- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VerilogHDL语言的带左转复杂交通灯设计
Microcomputer Applications Vol . 22, No. 4, 2006 微型电脑应用 2006 22 4
: 1007- 757X( 2006)04- 0037- 03
Verilog HDL
郭长辉, 王思明
: 本设计选用了目前应用较为广泛的Verilog HDL 硬件描述语言, 实现对路口 通灯系统的控制器的硬件电路描述
这种硬件电路描述在Altera 公司的EDA 软件平台MAX+ PL S环境下通过了编译,仿真, 并下载到CPLD 器件上进行编程制作,
实现了 通灯系统的控制过程
:Verilog HDL; 通灯控制器;MAX+ PL S仿真
:TP368 :A
1 ( DP)
,
EDA , EDA , pmos nmos
,HDL(Hardware DescriptionLanguage)
,
,
CPLD/FPGA ASIC( Application Specific Integrated
Circuit), EDA : ! !! ;
EDA ! !! ; !! !
,
,, ,
,
, PLC, Verilog HDL
, (PLI) PLI Verilog
, ,
EDA , Verilog HDL , , ,
, , MAX+ PL S ( RTL) ,
, CPLD ,
,
,Verilog HDL RTL
2 Verilog HDL ,
Verilog HDL
Verilog HDL 1983 GDA(GateWay Design Automation) 3
PhilMoorby 1986, Verilog HDL
: XL 3. 1
Verilog- XL , Verilog HDL ,,
Verilog HDL ,IEEE 1995Verilog :
HDL IEEE , Verilog HDL1364- 1995Verilog HDL A B ( R)(Y) ( G) ( L)
: ,
, and,or nand
: , , , 730070
, , , 730070
37
文档评论(0)