- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
大工计算机硬件基础第五章new
第五章 存储器 5.1 存储器与存储系统 5.1.1 存储系统的层次结构 主存存取速度较快,但容量受限,单位成本高,断电丢失信息(RAM);辅存速度慢,但作为主存的“后备”,容量大,信息长久保存,单位成本低。 存储系统的层次结构 5.1.2 存储器的类型及特点 2、 存储矩阵 位结构方式 4、 存储器控制电路 功能:使系统中的各个存储器芯片的数据输入/输出端能够方便挂接到系统的数据总线(DB)上。 5.2.2 常用的半导体存储器 5.3 存储器容量的扩展和与CPU的连接 一个存储器的芯片容量是有限的,它在字数与字长方面,与实际存储器的要求都有较大的差距,所以需要由多片组合起来,在字向和位向两方面进行扩充,才能满足实际应用中对容量的需求。半导体存储芯片有多字1位、4位和8位不同的结构,如256K×1、64K×1、32K×8等,可以按照不同的方式进行组合扩展。 主存储器的容量扩展及与CPU的连接 存储器与CPU的连接(2) 地址总线的位数多于存储器需求时的连接 全译码:将多出的高位地址线全部接到具有相同数量输入端的地址译码器上,全译码法是不会产生地址重复问题的,即存储器中每个单元的地址都是惟一的。 部分译码:如果将系统多出的地址总线的高位部分空着不用,而只使用够用的根数接到较小规模的译码器的输入端。 5.4 主 存 储 器 二、主存储器的体系结构 5.4.2 主存储器的主要技术指标 5.4.3 微机内存条的种类、特点 FPM(Fast Page Mode):FPM(快页模式)是较早PC机使用的内存,每隔3个时钟周期传送一次数据。 EDO(Extended Data Out):EDO(扩展数据输出)内存是DRAM的改进型产品,每隔2个时钟周期传输一次数据。带宽32位,有72线引脚,奔腾133/166微机就使用这种内存条。 SDRAM(Synchronous DRAM)(同步动态随机存储器):与系统时钟同步,即内存系统和CPU、主板使用相同的工作时钟。是几年前奔腾计算机普遍使用的内存形式。带宽64位,168线引脚。奔腾2、3 DDR SDRAM(SDRAMⅡ):是SDRAM的换代产品,它允许在时钟脉冲的上升沿和下降沿都传输数据,不需提高时钟频率就能获得双倍的传输速率。DDR内存条有184个插脚,DDR内存条只能插于支持奔腾4处理器的主板插槽中,且工作电压只有2.5V。 5.6 微机中的内存管理 DOS下的内存管理 分为640K的基本内存、384K的保留内存和大于1M的扩充内存三部分,其中保留内存和扩充内存需要需要有关程序支持才能使用。 Windows下的内存管理 Windows下的内存有常规内存(Conventional Memory)、扩充内存(Extended Memory)、扩展内存(Expanded Memory)及虚拟内存四种类型。 5.5.1 虚拟存储器 基于主存-辅存的物理结构,由负责信息划分以及主存-辅存之间信息调动的辅助硬件和操作系统中的存储管理软件所组成的存储体系。 特点 1、将当前和常用到的内容放在主存中,其他还未用到的放在外存中。 2、虚拟存储体系允许用户访问比实际存储空间大得多的地址空间。 管理方式:段式、页式、段页式。 5.5 虚拟存储器和高速缓冲存储器 5.5.2 高速缓冲存储器 因为动态存储器DRAM的集成度高、成本低,所以微机系统大多用它来构成主存储器。但由于DRAM的速度比CPU低,因此限制了机器速度的提高。为了弥补主存速度的不足,目前普遍采用的方法——在主存和CPU之间设置一个由静态RAM(SRAM)和控制器组成的高速、小容量的缓冲存储器(Cache),构成一Cache—主存—辅存的三层存储器层次结构。这样,从CPU来看,存储器的速度接近于Cache,而容量却是主存的容量。 Cache的工作原理——程序访问的局部性: Cache的控制器预测决定将主存中的哪一个数据块先移进Cache中来,将主存地址变换成Cache地址去访问Cache;若不在Cache中(未命中),就从主存调入直接送给CPU,同时将含有该地址的数据块调入Cache,以备CPU的下一步访问。 Cache的引入: 为解决CPU和主存之间的速度差距,提高整机的运算速度而设置的。 Cache的特点: 存取速度快,容量小,存储控制和管理由硬件实现。 在较短时间内由程序产生的地址往往集中在存储器逻辑地址空间的很小范围内(指令分布的连续性和循环程序及子程序的多次执行) 。 数据分布不如指令明显,但对数组的访问及工作单元的选择可使存储地址相对集中。 一级L1与二级L2高速缓存 微机中的Cache可分为内部(一级)Cache和外部(二级)
您可能关注的文档
- 大学物理-多媒体课件-2热力学第一定律.ppt
- 大学物理4-2循环过程热力学第二定理.ppt
- 大学物理下18麦克斯韦方程组z.ppt
- 大学物理力学篇06分子动理论.ppt
- 大学物理化学-ii-期末复习.ppt
- 大学物理北邮课件电磁场和电磁波2g.ppt
- 大学物理学第三版张三慧课件第22章光的干涉.ppt
- 大学物理实验教案与系列讲座霍耳效应.ppt
- 大学物理实验课件有效数字和不确定度.ppt
- 大学物理第4章功与能workandenergy.ppt
- 2025~2026学年陕西省渭南市临渭区多校联考九年级上学期9月月考物理试卷.doc
- 2025至2030乳酶生片行业市场深度研究与战略咨询分析报告.docx
- 北师大三上5.2《比一比》(课件).pptx
- 特设设备预测性维护-洞察与解读.docx
- 2025~2026学年陕西省渭南市临渭区多校联考八年级上学期9月月考物理试卷.doc
- 2025至2030污水处理细分市场及应用领域与趋势展望研究报告.docx
- 一年级冬季防火防电绘画(3篇).docx
- 2025~2026学年重庆广益中学九年级上学期开学定时训练物理试卷.doc
- 机械安全培训建议表课件.pptx
- 2025~2026学年陕西省安康市紫阳县芭蕉乡九年制学校八年级上学期第一次月考物理试卷.doc
原创力文档


文档评论(0)