[计算机软件及应用]Quartus II 软件操作.pptVIP

[计算机软件及应用]Quartus II 软件操作.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[计算机软件及应用]Quartus II 软件操作

前面创建的example_schematic电路可以作为example_mixed1的子电路。为此,在my project 中打开example_schematic.bdf文件,并选择命令File/Save as,在my project2目录下另存为example_schematic.bdf文件,并将此文件添加在工程example_mixed1中。然后选择File/Creat/Update /Creat Symbol Files for Current File命令,此时, Quartus II 产生模块符号文件,文件名为example_schematic.bsf,保存在my project2目录中。 Quartus II 软件操作 然后对于这里的混合设计项目,创建顶级电路图。选择File/New命令,选择需要创建的文件类型为Design Files中的Block Diagram/Schematic File 。再选择File/Save as命令,对文件进行保存,文件名使用为example_mixed1.bdf。 Quartus II 软件操作 为了导入vhdlfunctions和example_schematic符号,双击模块编辑器的空白区域,或者选择Edit/insert symbol,在打开的窗口中单击左上角的project旁边的“+”号,然后单击vhdlfunctions项,可以选择相应的符号,单击Ok,可以将该符号导入电路中。然后,还需要导入example_schematic子电路。最后,从primitives库中导入输入和输出符号,并连接导线。 Quartus II 软件操作 Quartus II 软件操作 图1 顶级电路图文件 下一步,对得到的电路图进行编译。然后,执行功能仿真。由于有5个输入变量,测试共有32种可能的赋值组合。作为实用的方法,随机选取6组赋值,执行电路仿真。运行仿真器,得到f的仿真波形。 Quartus II 软件操作 Quartus II 软件操作 F的仿真结果 ② 在顶级实体中使用VHDL代码 对于这种简单的分级电路,前面的例子说明了电路图如何用作电路的顶级设计文件。另一种方法则是在顶级实体中使用VHDL语言。然后在顶级实体代码中,对图1中的子电路进行例化。在前面已经编写了example_schematic子电路对应的VHDL代码,这段代码可用于例化顶级VHDL实体。该实体命名为example_mixed2,输入以下VHDL顶级实体代码,然后进行编译,也能够实现f。 Quartus II 软件操作 Quartus II 软件操作 ENTITY example_mixed2 IS PORT(w1,w2,w3,w4,x2: IN BIT; f : OUT BIT); END example_mixed2; ARCHITECTURE structure OF example_mixed2 IS COMPONENT example_vhdl PORT(x1,x2,x3: IN BIT; f : OUT BIT); END COMPONENT ; COMPONENT vhdlfunctions PORT(w1,w2,w3,w4: IN BIT; g, h : OUT BIT); END COMPONENT ; SIGNAL g,h: BIT; BEGIN gandh: vhdlfunctions PORT MAP(w1,w2,w3,w4,g,h); insert1: example_vhdl PORT MAP(g,x2,h,f); END structure ; example_mixed2的顶级VHDL实体 数字电路的FPGA设计方法 传统的数字系统设计多采用自底向上的方法,通常设计者选用标准的通用集成电路芯片和其他元器件,由底层逐级向上构成子系统和系统。 数字系统的FPGA设计采用自顶向下设计方法。设计者先将一个硬件系统划分成几个大的模块,设计出各大模块的行为功能或结构,并进行仿真以检验设计是否正确,然后将大的模块分给下一级设计者。 数字系统设计主要分系统设计和逻辑设计两个阶段。其一般设计过程如下: (1)确定顶层系统的方案 这是设计过程的第一阶段,要求对任

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档