第7章_集成时序电路的应用.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7章_集成时序电路的应用

* 第7章 集成时序电路的应用 学习要点: 计数器、寄存器的分类 集成计数器芯片的功能分析及其应用 集成寄存器芯片的功能分析及其应用 第7章 集成时序电路的应用 7.1 计数器 7.2 寄存器 退 出 7.1 计数器 7.1.1 计数器的分类 7.1.2 集成同步计数器功能分析及应用 7.1.3 集成异步计数器功能分析及应用 计数器在运行时,所经历的状态是周期性的,即总是在有限个状态中循环,将一次循环所包括的状态总数称作计数器的“容量”或“模”。 计数器: 用于实现累计输入脉冲个数功能的时序电路。 除计数功能外,计数器还可用于定时、分频、测速、程序控制等。 7.1.1 计数器的分类 按CP脉冲输入方式可分为: 同步计数器、异步计数器 按逻辑功能可分为: 加法计数器、减法计数器、可逆计数器 按计数的进制可分为: 二进制计数器、非二进制计数器 按计数集成度可分为: 小规模集成计数器、中规模集成计数器 说明:二进制计数器的模是2的整数次幂,即满足模N=2n(n代表计数器中触发器的个数);而非二进制计数器的模是任意整数。 7.1.2 集成同步计数器的功能分析及应用 常用集成同步计数器芯片 型 号 功 能 型 号 功 能 74LS160 4位十进制同步计数器(异步清除) 74LS190 4位十进制可逆同步计数器 74LS161 4位二进制同步计数器(异步清除) 74LS191 4位二进制可逆同步计数器 74LS162 4位十进制同步计数器(同步清除) 74LS192 4位十进制可逆同步计数器(双时钟) 74LS163 4位二进制同步计数器(同步清除) 74LS193 4位二进制可逆同步计数器(双时钟) 1、集成同步计数器74LS161 74LS161是同步四位二进制加法计数器 其逻辑符号如下所示: Cr:异步清零控制端,低电平有效。 LD:同步置数控制端,低电平有效。 P、T:计数控制端 OC:进位输出端,高电平有效。 A、B、C、D:预置数端 LSB:最低位 MSB:最高位 QD、QC、QB、QA :计数输出端 74LS161功能表 输 入 输 出 功 能 CP Cr LD P T A B C D QA QB QC QD × 0 × × × × × × × 0 0 0 0 异步清零 A B C D A B C D 同步置数 × 1 1 0 × × × × × QA QB QC QD 保持 × 1 1 × 0 × × × × QA QB QC QD × × × × 对CP计数 增1计数 1 0 × × 1 1 1 1 主要特点 1、计数输出端由高位到低位依次为QD、QC、QB、QA,每位的权值分别为8、4、2、1。 2、当Cr = 0时,输出QD QC QB QA不管处于何种状态将全部清零,且不需要CP 脉冲的控制(即清零与CP无关),称其为异步清零,因而在用Cr 端构成各种计数器时,存在过渡状态。 3、当LD=0时,只有当CP上升沿到来时,才能将DCBA端的预置数送入计数器,使QDQCQBQA = DCBA。由于预置数必须在CP的作用下才能完成送数功能,故称其为同步置数,在用LD 端构成各种计数器时,不会有过渡态。 4、当QDQCQBQA =1111即15时,OC输出为高电平1,即送出进位信号1;除此之外OC均输出低电平。 5、在Cr =LD=1(即清零和置数功能无效)的前提下,若P=T =1,则在CP上升沿的作用下,计数器实现同步四位二进制加法计数。 6、在Cr = LD = 1状态下,若P与T中有一个为0或都为0,则计数器处于保持状态,即输出QDQCQBQA端状态保持不变。 利用74LS161构成任意进制计数器 反馈归零法:是利用异步清零端Cr和与非门,将模N所对应的输出二进制代码中等于“1”的输出端,通过与非门反馈到异步清零端Cr,使输出回零。即与非门各条连线的权值之和应等于要求的计数模值N,可简单记为 反馈数 = 计数模N 74

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档