网站大量收购独家精品文档,联系QQ:2885784924

[工学]第3章 32 Bit RISC微处理器.ppt

  1. 1、本文档共200页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]第3章 32 Bit RISC微处理器

第3章 32 Bit RISC微处理器S3C2410A P85 宁波大红鹰学院 王立志 天降大任于斯人也,必先苦其心志,劳其筋骨,饿其体肤,空乏其身,行拂乱其所为,所以动心忍性,曾益其所不能。——《孟子》 2018-3-9 第3章32 Bit RISC微处理器S3C2410A 3 3.2 S3C2410A的存储器控制器 3.3复位、时钟和电源电路 第3章32 Bit RISC微处理器S3C2410A 3.1 S3C2410A简介 3.1.1 S3C2410A的内部结构 3.1.2 S3C2410A的技术特点 3.4 S3C2410A的I/O口 3.5 S3C2410A的中断控制 3.6 S3C2410A的DMA控制器 重点 重点 重点 重点+难点 次重点+难点 重点 概述 S3C2410A是 SAMSUNG公司推出的16/32位RISC处理器,为手持设备和一般应用提供了高性价比和高性能的微控制器解决方案。 S3C2410A使用ARM920T内核,采用0.18μm工艺制造。1.06MIPS/MHZ,它的低功耗和全静态设计特别适用于对成本和功耗敏感的应用。 S3C2410A的杰出特性是它的CPU核,是由ARM公司设计的16/32位ARM920T RISC处理器(2V工作时,最高266MHz),五级流水线,更高的速度。有丰富的片上资源,大大减少了整个系统的造价。 3.1.1 S3C2410A的内部结构 3.1.1 S3C2410A的内部结构 1.8V/2V内核供电,存储器与外部I/O 3.3V,ARM920T内核 0.18um CMOS工艺。单独的16KB指令Cache和16KB数据Cache LCD控制器(最大支持4K色STN和256色TFT,有LCD专用DMA) 3通道UART(支持IrDA1.0,具有16-byte FIFO) 2通道SPI(Serial Peripheral Interface)四线总线。 4个通用DMA并有外部请求引脚端。 2个USB主设接口/1个USB从设接口(1.1版本) 有正常、慢速、空闲和电源关断4种电源控制模式 外部存储控制器(片选逻辑,SDRAM控制器) 4个PWM定时器和1通道内部定时器 看门狗定时器 (WATCH DOG)使系统更可靠。 117位通用I/O口(GPIO) 24通道外部中断源(ARM7只有8个) 具有日历功能的RTC,具有报警中断及滴答中断 8通道10位ADC及触摸屏接口 1个多主IIC或称I2C总线控制器及1个通道IIS或者称I2S总线控制器 版本1.0SD主接口和2.11兼容版MMC卡协议器 片上PLL时钟产生器 S3C2410A的体系结构 3.1.1 S3C2410A的内部结构 图3.1.1 S3C2410A内部结构方框图 2018-3-9 第3章32 Bit RISC微处理器S3C2410A 8 3.2 S3C2410A的存储器控制器 3.3复位、时钟和电源电路 第3章32 Bit RISC微处理器S3C2410A 3.1 S3C2410A简介 3.1.1 S3C2410A的内部结构 3.1.2 S3C2410A的技术特点 3.4 S3C2410A的I/O口 3.5 S3C2410A的中断控制 3.6 S3C2410A的DMA控制器 ● 采用ARM920T CPU内核; ● 增强的ARM体系结构MMU,支持WinCE、EPOC 32和Linux; ● 使用指令Cache、数据Cache、写缓冲器和物理地址TAG RAM减少主存储器带宽和反应时间对性能的影响; ● ARM920T CPU内核支持ARM调试体系结构; ● 内部采用先进的微控制器总线体系结构(AMBA)(AMBA2.0,AHB/APB)。 1.体系结构 ● 支持小/大端方式。 ● 地址空间:每bank 128 MB(byte)(总共1GB ● 每个bank支持可编程的8/16/32位数据总线宽度。 ● bank0~bank6都采用固定的bank起始地址。 ● bank7具有可编程的bank起始地址和大小。 ● 8个存储器bank: 一6个用于ROM、SRAM; 一2个用于ROM、SRAM和同步DRAM。 Six memory banks for ROM, SRAM, etc. Remaining two memory banks for ROM, SRAM, SDRAM, etc . 2.系统管理器 ● 所有的存储器bank都具有可编程的访问周期。 ● 支持使用外部等待信号来填充总线周期。 ● 支持掉电时的SDRAM自刷新模式。 ● 支持各种类型的ROM启动(booti

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档