- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术2013半期试题解答
数字电子技术习题 2013年数字电子技术半期试题评讲 一.单选题:(20分,每题2分) 1、在 的情况下,函数 (C) 仅一输入是0; (D) 全部输入是1。 运算的结果是逻辑0 ( )。 (A) 全部输入是0; (B) 任意输入是0; 全部输入为1 D 2、下列门电路输出不能直接并联使用的是 ( ) (A) TTL门; (B) 集电极开路TTL(OC门)。 (C) OD门; (D)三态门。 A 3、8路数据选择器电路如图所示,该电路实现的 逻辑功能是 ( )。 D 4、下列逻辑电路中,不是组合逻辑电路的是( )。 D (A) 译码器; (B) 编码器; (C) 全加器; (D) 触发器。 5、对于J-K触发器,输入J=0,K=1,CP脉冲作用后 触发器的状态为( )。 B (A) 1; (B) 0; (C) d; (D) Z。 (A) F=∑m(4,8,9,13); (B) F=∑m(6,8,9,13); (C) F=∑m(6,8,13,14); (D) F=∑m(6,7,8,9,13,14) 6、8421BCD码( ) B (A) 编码方案不是唯一的: (B)最低位为1对应奇数 (C) 最低位为0对应奇数 (D)1000代表9 7、为实现将D触发器转换为T触发器,图中的电路 虚框内应为( )。 (A)或非门; (B)与非门; (C)异或门; (D)同门。 D 8、对于CMOS反相器,下列 描述错误的是( ) (A) CMOS反相器是由PMOS管和NMOS管构成; (B) 输出高电平为VDD,低电平为0V; (C) CMOS反相器静态功耗大; (D)COMS反相器输入阻抗高达108Ω。 C = 9、三态电路是指( )的门电路。 A 具有输出高电平、低电平和高阻态; 集电极开路;(C) 驱动能力强; (D) 射极开路输出。 10、下列逻辑器件中能用于实现组合逻辑函数的是( )。 B (A) R_S触发器 (B) 数据选择器; (C)主从J-K触发器 (D) T触发器。 二.计算证明题:(每小题5分,共20分) 1.完成数间转换: (857.5) 10 = ( ) 8421BCD = ( )2 2.用卡诺图化简函数: 100001010111. 0101 1101011001.100 解:作卡诺图化简得: 3.用公式法证明下面这个等式: 解:等式左边 解:2、作卡诺图化简如图。 解:1 三.求解下列各题:(每小题5分,共10分) 1.设T触发器的初始状态为0,求当在T端加入序列的Q端的状态。 解:根据T触发的特性方程 ∴当初态为0时,T端加入序其输出 序所以触发的状态应是1状态。 1 0 1 1 0 1 0 1 1 T Qn 0 运算过程 1 1 0 1 1 0 0 2、图示触发器电路,设触发器的初态为0,根据输入 波形画出对应Q端的输出波形。 解:根据电路先画出D的波形,再画 出Q的波形,如图所示。 四.逻辑电路分析题:(1、2各小题4分,共20分) 1、设F=AB+AC+BC,当A、B、C为下列波形时, 画出F的输出波形。 解:1、直接由逻辑表达式画出F的波形如图 2、根据标准与或表达式 画出波形如图 2. 如图所示各电路分别写出其逻辑函数表达式。 解: 五.综合设计题:(每小题15分,共30分) 1. 如图示所示组合逻辑电路,分析该电路指明其 逻辑功能; 解:1、逻辑表达式 2、真值表如表1 3、逻辑功能 当M=0时,电路为一位全加器, Y1代表和,Y2为进位输出 当M=1时,电路为一位全减器,
文档评论(0)