- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[理学]开题报告模板
滨 州 学 院
毕业设计(论文)开题报告
题 目 电池容量测试的设计
系 (院) 物理与电子科学系 年级 2008级
专 业 应用电子技术 班级 2班
学生姓名 张福长 学号 2008080641
指导教师 李卫兵 职称 副教授
滨州学院教务处
二〇一〇年三月
开题报告填表说明
1.开题报告是毕业设计(论文)过程规范管理的重要环节,是培养学生严谨务实工作作风的重要手段,是学生进行毕业设计(论文)的工作方案,是学生进行毕业设计(论文)工作的依据。
2.学生选定毕业设计(论文)题目后,与指导教师进行成分讨论协商,对题意进行较为深入的了解,基本缺点工作过程思路,并根据课题要求查阅、收集文献资料,进行毕业实习(社会调查、现场考察、实验室试验等),在此基础上进行开题报告。
3.课题的目的意义,应说明对某一学科发展的意义以及某些理论研究所带来的经济、社会效益等。
4.文献综述是开题报告的重要组成部分,是在广泛查阅国内外有关文献资料后,对与本人所承担课题研究有关方面已取得的成就及尚存的问题进行简要综述,并提出自己对一些问题的看法。
5.研究内容,要具体写出在哪些方面开展研究,要突出重点,实事求是,所规定的内容经过努力在规定的时间内可以完成。
6.在工作开始前,学生应在指导教师帮助下确定并熟悉研究方法。
7.在研究过程中如要做社会调查、实验或在计算机上进行工作,应详细说明使用的仪器设备、耗材及使用的时间及数量。
8.课题分阶段进度计划,应按研究内容分阶段落实具体时间、地点、工作内容和阶段成果等,以便于有计划开展工作。
9.开题报告应在指导教师指导下进行填写,指导教师不能包办代替。
10.开题报告要按学生所在系规定的方式进行报告,经系主任批准后方可进行下一步的研究(或设计)工作。
课题的目的意义:
文献综述(分析国内外研究现状、提出问题,找到研究课题的切入点,附主要参考文献,约2000字):
由于大规模和超大规模数字集成电路技术、数据通信技术与单片机技术的结合,数字频率计发展进入了智能化和微型化的新阶段。其功能进一步扩大,除了测量频率、频率比、周期、时间、相位、相位差等基本功能外,还具有自捡、自校、自诊断、数理统计、计算方均根值、数据存储和数据通信等功能。此外,还能测量电压、电流、阻抗、功率和波形等。
从国内外研究现状来看,数字频率计的主要实现方法有直接式、锁相式、直接数字式三种。直接式的优点是速度快、相位噪声低,但结构复杂、杂散多,一般只应用在地面雷达中。锁相式的优点是相位同步自动控制,制作频率高,功耗低,容易实现系列化、小型化、模块化和工程化。直接数字式的优点电路稳定、精度高、容易实现系列化、小型化、模块化和工程化。
随着单片锁相式数字频率计的发展,锁相式和数字式容易实现系列化、小型化、模块化和工程化,性能也越来越好,已逐步成为两种最为典型,用处最为广泛的数字频率计。
数字频率计可用纯硬件实现法(可选的器件有通用的SSI/MSI/LSI集成电路、专用集成电路、可编程逻辑器件等);也可用纯软件实现法(可选的平台有PC机、单片机、 DSP器件等);一般考虑用软硬件相结合的实现法,但是实现的频率精度可能没有纯硬件实现的精确高,所以考虑用纯硬件来实现。
数字频率计是数字电路中的一个典型应用,随着CPLD/FPGA(复杂可编程逻辑器件/现场可编程门阵列)的广泛应用,以EDA工具作为开发手段,运用Verilog HDL语言。将使整个系统大大简化。提高整体的性能和可靠性。用基于Verilog HDL语言设计数字频率计:数字频率计是数字电路中的一个典型应用,随着CPLD/FPGA(复杂可编程逻辑器件/现场可编程门阵列)的广泛应用,以EDA工具作为开发手段,运用Verilog HDL语言。将使整个系统大大简化。提高整体的性能和可靠性。用Verilog HDL语言在CPLD/FPGA器件上实现一种32 b数字频率计测频系统,能够用LCD12864显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
基于高速串行BCD码除法的数字频率计:采用Verilog HDL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和LCD12864显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。
参考文献
[1] 吴戈.Verilog HDL与数字
您可能关注的文档
- [演讲致辞]勤奋学习 岗位建功 争做优秀共产党员.doc
- [演讲致辞]北京移动数据部.ppt
- [演讲致辞]发挥钦州港口带动作用.doc
- [演讲致辞]发现自我:耶鲁大学校长新生致辞.doc
- [演讲致辞]哈尔滨市开创校园传媒公司与中央书城合作.doc
- [演讲致辞]唐庆南精彩演讲最新版.doc
- [演讲致辞]图片的处理对于初学者来说确实是一件困难的事.doc
- [演讲致辞]在全县乡科级领导干部执法执纪培训班上的讲话.doc
- [演讲致辞]在创业典型座谈会上的讲话.doc
- [演讲致辞]在护林员会议上的讲话.doc
- 历史的巨响 奋进的力量纪念我国第一颗原子弹爆炸成功60周年-热点速递“内容简介+素材集锦+时评+作文链接+范文”.docx
- 历史的巨响 奋进的力量:纪念我国第一颗原子弹爆炸成功60周年-热点速递“内容简介+素材集锦+时评+作文链接+范文”.docx
- 吉林省2016年中考文综试卷(解析版).doc
- 吉林省2016年中考文综试卷(解析版).doc
- 吉林省2016年度中考政 治试题(word版,含答案).doc
- 吉林省2016年中考政治试卷及答案【word版】.doc
- 2016年吉林省中考政治试题及答案解析.doc
- 吉林2016年初中毕业生学业考试.doc
- 竞聘技校数学老师演讲.docx
- 2016年吉林省中考政治试题解析.doc
文档评论(0)