- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
东北大学秦皇岛分校标志寄存器设计
东北大学秦皇岛分校
计算机组成原理课程设计
专业名称 计算机科学与技术 班级学号 学生姓名 指导教师 设计时间 2014.12.26~2015.1.8
课程设计任务书
专业:: 学生姓名(签名):
设计题目:
、设计实验条件
8实验室
2、设计任务及要求
;;
;
5;
模为60,具有异步复位、同步置数功能的8421BCD码计数器
3、设计报告的内容
ADDC A, EM 001010XX 将存储器EM地址的值加入累加器A中带进位 22 AND A, @R? 010101XX 累加器A“与”间址存储器的值 36 MOV R?, #II 100011XX 将立即数II送到寄存器R?中 53 RR A 110100XX 累加器A右移
2、模型机硬件设计:标志寄存器F
3、逻辑电路设计:模为60,具有异步复位、同步置数功能的8421BCD码计数器
3.2 前言(绪论)(设计的目的、意义等)
1.2.学习运用VHDL进行FPGA/CPLD设计的基本步骤和方法,熟悉EDA的设计、模拟调试工具的使用,体会FPGA/CPLD技术相对于传统开发技术的优点;
3.培养科学研究的独立工作能力,取得工程设计与组装调试的实践经验。
3.3 设计主体(各部分设计内容、分析、结论等)
图1
芯片引脚:
图1 整机逻辑结构框图
图2 芯片引脚图
CPU逻辑结构框图:
图3
【设计指令系统】
图2 芯片引脚图
图3 CPU逻辑框图
1、指令系统设计
表2 指令类型、寻址方式表
第11条指令: ADDC A, EM
指令类型:算术运算指令
寻址方式:存储器直接寻址 第22条指令: AND A, @R?
指令类型:逻辑运算指令
寻址方式:寄存器间接寻址 第36条指令: MOV R?, #II
指令类型:数据传送指令
寻址方式:立即数寻址 第53条指令: RR A
指令类型:移位操作指令
寻址方式:寄存器直接寻址
2、微操作控制信号
1、XRD : 外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。
2、EMWR: 程序存储器EM写信号。
3、EMRD: 程序存储器EM读信号。
4、PCOE: 将程序计数器PC的值送到地址总线ABUS上(MAR)。
5、EMEN: 将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD 决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。
6、IREN: 将程序存储器EM读出的数据打入指令寄存器IR。
7、EINT: 中断返回时清除中断响应和中断请求标志,便于下次中断。
8、ELP: PC打入允许,与指令寄存器IR3、IR2位结合,控制程序跳转。
9、FSTC:进位置1,CY=1
10、 FCLC:进位置0,CY=0
11、MAREN:将地址总线ABUS上的地址打入地址寄存器MAR。
12、MAROE:将地址寄存器MAR的值送到地址总线ABUS上。
13、OUTEN:将数据总线DBUS上数据送到输出端口寄存器OUT里。
14、STEN: 将数据总线DBUS上数据存入堆栈寄存器ST中。
15、 RRD: 读寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。
16、 RWR: 写寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。
17、 CN: 决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。
18、 FEN: 将标志位存入ALU内部的标志寄存器。
19、 WEN: 将数据总线DBUS的值打入工作寄存器W中。
20、 AEN: 将数据总线DBUS的值打入累加器A中。
21-23: X2~ X0 : X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。
24-26: S2~ S0 : S2、S1、S0三位组合决定ALU做何种运算。
指令执行流程
表3 指令分解与微操作对应控制信号表
编号 助记符 功能 机器码 周期
总数CT 节拍数 微操作 控制信号 1 _FATCH_ 取指令 000000XX T2
PC→MAR PCOE, MAREN 010 T1
EM→W EMEN, EMRD, WEN T0
W→IR
PC + 1→PC IREN 11 ADDC A, EM 将存储器EM地址的值加入累加器A中 001000
XX T7 PC→MAR PCOE, MAREN T6 EM→MAR
PC+1→PC EMEN EMRD MAREN 111 T5 EM→W
EMEN EMRD WEN T4 ALU(A+W) → D S2S1S0=
文档评论(0)