网站大量收购独家精品文档,联系QQ:2885784924

简易逻辑分析仪设计实现精选.pdf

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
简易逻辑分析仪设计实现精选

简易逻辑分析仪简易逻辑分析仪 简易逻辑分析仪简易逻辑分析仪 摘摘 要要 摘摘 要要 本系统的设计电路由 8 位数字信号发生器电路、数据采集电 路、功能控制系统、显示电路四部分构成。8 位数字信号发生器 电路:由单片机、液晶、按键等元器件组成,可以产生8 路循环 移位逻辑信号序列,并能设定、调节并显示预置值。数据采集电 路:由单片机控制,含有 RAM 及 8 位输入电路等,能够采集并 存储输入的 8 位逻辑序列。功能控制系统:它也是由单片机控制, 完成设定、显示、调整系统各功能项的任务。显示电路:主要由 可编程逻辑器件 CPLD 和电平移位及扫描电路组成,用于将 RAM 中的8 路逻辑序列取出,将其高速送入示波器稳定显示。 一、一、方案论证方案论证 一一、、方案论证方案论证 简易逻辑分析仪系统包括四个部分:(1)8 位数字信号发生器 (2 )数据采集电路(3 )功能控制电路(4 )显示电路。整个系统框 图如图(1)所示: 第 1 页 第一部分是 8 位数字信号发生器。本题要求能产生 8 路可预置 的循环移位逻辑信号序列,输出信号为 TTL 电平,序列时钟频率为 100Hz,并能够重复输出。这里有两种方案供选择:1、采用中、小规 模器件实现;2、用单片机AT89C52 来完成。如果使用中、小规模器 件,虽然不需要使用软件编程,但使用的芯片很多,不仅电路复杂, 而且由于电路内部接口信号烦琐,中间关联多,抗干扰能力差。而单 片机作为一个智能化的可编程器件,可以通过软件完成相关功能。因 此,我们采用方案 2 来完成 8 位数字信号发生器电路。 第二部分为功能控制系统。此系统实现控制简易逻辑分析仪 的某些特殊功能。有两种方案:1、用中小规模元件组成控制系统。2 用单片机 AT89C52 完成。如前所述,与中、小规模元件组成的控制 系统相比,单片机有着先天的优势,不仅系统更加稳定,而且易于操 作。 因此方案2 更合理。 第三部分数据采集电路的实现也有两种方案。方案 1:用单片 AT89C52 机完成数据采集及存储。方案 2 :用可编程逻辑器件CPLD 来实现。由于题目要求采集的是 100Hz 的低频时钟序列,用普通单片 机可以轻松实现,不需要使用复杂的 CPLD 系统。所以,我们使用方 第 2 页 案 1 实现数据采集电路。 第四部分显示系统也可以有两种方案:1、使用 CPLD 完成控 制;2、用单片机AT89C52 实现控制。本题要求在示波器上清晰稳定 地显示信号序列,显示系统必须高速地从 RAM 中提取数据并传送到 示波器的输入端口。普通的单片机数据传送速率很难满足这个要求, AT89C52 也是一样。而可编程逻辑器件 CPLD 工作速度快,为 ns 量 级,可以完成题中高速采样及显示工作。因此,这里选用方案 1。 经过论证,我们可以确立各部分电路的主控器件: 单片机 AT89C52 (8 位数字发生器) 单片机 AT89C52 (功能控制系统) 单片机 AT89C52 (数据采集电路) 可编程逻辑器件 CPLD (显示电路) 二、二、系统原理框图系统原理框图 二二、、系统原理框图系统原理框图 前面的方案论证为各个部分电路确立了主控器件。以此为基础, 我们根据题目的基本要求和发挥部分的需要,进一步完善各部分电路 的具体实现,作出了此分析仪的系统原理框图,如图(2 )所示: 第 3 页 三、三、系统电路系统电路 三三、、系统电路系统电路

文档评论(0)

gz2018gz + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档