集成电路编码器 .docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路编码器

集成电路编码器 nbsp;nbsp;nbsp;这里介绍两种常用的集成电路优先编码器74147和74148,它们都有TTL和CMOS(74HC147、74HC148)的定型产品。74147和74HC147,74148和74HC148在逻辑功能上没有区别,只是电性能参数不同。以下只分析逻辑功能及介绍它们的应用方法。 nbsp;nbsp;nbsp;nbsp;1.8线—3线优先编码器74148 nbsp;nbsp;nbsp;nbsp;优先编码器74148的逻辑图和引脚图分别如图1(a)和1(b)所示,其功能如表1所示 nbsp;nbsp;nbsp;nbsp;图1 优先编码器74148的逻辑图和引脚图(a)逻辑图(b)引脚图 nbsp;nbsp;nbsp;nbsp;该编码器有8个信号输入端,3个二进制码输出端。此外,电路还设置了输入使能端EI,输出使能端EO和优先编码工作状态标志GS。 当EI=0时,编码器工作;当EI=1时,则不论8个输入端为何种状态,3个输出端均为高电平,且优先标志端和输出使能端均为高电平,编码器处于非工作状态。这种情况被称为输入低电平有效,输出也有低电平有效的情况。当EI为0,且至少有一个输入端有编码请求信号(逻辑0)时,优先编码工作状态标志GS为0,表明编码处于工作状态,否则为1。由功能表可知,在8个输入端均无低电平输入信号和只有输入0端(优先级别最低位) 有低电平输入时,A2A1A0均为111,出现了输入条件不同输出代码相同的情况,这可由GS的状态加以区别,GS=1时,表示8个输入端均为无低电平输入,此时A2A1A0=111为非编码输出;GS=0时,A2A1A0=111表示响应输入0的输出代码,A2A1A0=111可编码输出。EO只有在EI为0,且所有输入端都为1时,输出为0,它可与另一片同样器件的EI连接,以便组成更多输入端的优先编码器。 表1 优先编码器74148功能表 (这里不采用对变量符号加非号的方式表示低电平有效,防止会引起与其他非号的混淆。)nbsp;nbsp;nbsp;nbsp;从功能表不难看出,输入优先级别的次序依次为7,6,…,0。输入有效信号为低电平,当某一输入端有低电平输入,且比它优先级别高的输入端无低电平输入时,输出端才输出相对应的输入端的代码。例如,输入5为0,且优先级别比它高的输入6和输入7均为1时,输出代码为010,这就是优先编码器的工作原理。 nbsp;nbsp;nbsp;nbsp;为了能够列出逻辑表达式,我们设输入0,1,…,7对应的变量为I0,I1,…,I7,根据功能表,写出各输出端的逻辑表达式。 nbsp;nbsp;nbsp;nbsp;以A2为例推导输出代码的逻辑表达式。 nbsp;nbsp;nbsp;nbsp;利用A+AB=A+B和A+A=1的关系,化简得A2=EI+I4I5I6I7 nbsp;nbsp;nbsp;nbsp;经过变换得 nbsp;nbsp;nbsp;nbsp;同理可得输出A1和A0的表达式如下: 由上式分析可知,上式与图1所示逻辑电路一致。 nbsp;nbsp;nbsp;nbsp;下面通过举例来了解74148的应用。 nbsp;nbsp;nbsp;nbsp;例1nbsp;nbsp;用两片74148组成16位输入、4位二进制码输出的优先编码器,逻辑图如下图所示,试分析其工作原理。 图2 例5.2.1的逻辑图nbsp;nbsp;nbsp;nbsp;解:根据表5.2.4对逻辑图进行分析,可以得出: nbsp;nbsp;nbsp;nbsp;(1)当EI2=1时,EO2=1,从而使EI1=1,这时74148(I)(II)均禁止编码,它们的输出端A2A1A0都是111。由电路图可知,GS=GS1·GS2=1,表示此时整个电路的代码输出端DCBA=1111是非编码输出。 nbsp;nbsp;nbsp;nbsp;(2)当EI2=0时,高位片(II)允许编码,但若I15~I8都是高电平,即均无编码请求,则EO2=0,从而EI1=0,允许低位片(I)编码。这时高位片的A2A1A0=111,使门C、B、A都打开,C、B、A取决于低位片的A2A1A0,而D=GS2,总是等于1,所以输出代码在1111~1000之间变化。如果I0单独有效,输出为1111;如果I7及任意其他输入同时有效,则输出为1000,低位片以I7的优先级别最高。 nbsp;nbsp;nbsp;nbsp;(3)当EI2=0且I15~I8中有编码请求(至少一个为低电平)时,EO2=1,从而EI1=1,高位片编码,低位片禁止编码。显然,高位片的编码级别优先于低位片。此时D

文档评论(0)

liujiao19870001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档