下降沿触发.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
下降沿触发

第5章 触发器 5.1 概述 5.1 概述 作业 * 数字电子技术 Digital Electronics Technology 海南大学《数字电子技术》课程组 教学网址:/szjpkc 讨论空间:http://975885101./ E-mail: 975885101@   触发器是能够存储一位二值信号的基本单元电路,在外触发下,两个稳态可相互转换。它是构成时序逻辑电路的基本单元电路。   触发器有三个基本特性: (1)有两个稳态,可分别表示二进制数码0和1,无外触发时可维持稳态; (2)外触发下,两个稳态可相互转换(称翻转); (3)有两个互补输出端。 1. 触发器及其基本特性 2. 触发方式   电平触发、脉冲触发和边沿触发。 按照电路结构形式的不同分为:基本SR触发器、主从触发器、维持阻塞触发器、CMOS边沿触发器等; 按照触发器逻辑功能的不同分为:SR触发器、JK触发器、T触发器、D触发器等; 按照存储数据的原理不同分为:静态触发器和动态触发器。 3. 触发器分类 5.2 SR锁存器 Q R S Q Qn Qn 0 1 1 0 0* 0* 0 0 0 1 1 0 1 1 Qn+1 Qn+1 S R (2) 功能表 (1) 逻辑图 Reset Set 次态 初态 亚稳态 1. 由或非门构成的基本RS锁存器 (3) 逻辑符号 5.2 SR锁存器 2. 锁存器和触发器的区别   锁存器虽然也能够存储一位二值信号,但其置1或复位(置0)是由输入S或R直接完成的,不需要触发信号的触发。 S R Q Q 3. 时序图 5.2 SR锁存器 4. SR锁存器的特性方程 5.由与非门构成的SR锁存器 (1) 逻辑图 (2) 逻辑符号 5.2 SR锁存器 1* 1* 1 0 0 1 Qn Qn 0 0 0 1 1 0 1 1 Qn+1 Qn+1 S R (3) 功能表 (4) 特性方程 5.2 SR锁存器 6. SR锁存器的应用  利用基本RS触发器的记忆功能消除机械开关振动引起的干扰脉冲。 机械开关 (a)电路 (b) 输出电压波形 干扰 脉冲 5.2 SR锁存器 A有0就置1 B有0就置0 5.3 电平触发的触发器 1. 同步SR触发器的电路结构与工作原理 触发方式:电平触发方式,只有CP=1时(高电平有效),触发器的状态才由输入信号R和S来决定。 (2)功能表 (1)逻辑图 (3)逻辑符号 R为高电平有效触发 S为高电平有效触发 R、S不允许同时有效 5.3 电平触发的触发器 (4)时序图 (5)同步触发器的空翻   同步触发器在一个CP脉冲作用后,出现两次或两次以上翻转的现象称为空翻。 2. 电平触发D触发器(D锁存器) 5.3 电平触发的触发器 0 1 1 0 Q Q 1 0 1 1 0 x Qn+1 Qn+1 CP D (3)特性方程 (2)功能表 (1)逻辑图 (4)逻辑符号 1. 主从SR触发器 5.4 脉冲触发的触发器 (1)逻辑图 5.4 脉冲触发的触发器 (2)功能表 Qn+1 R S 功能 Qn 0 1 0 1 置1 1 1 0 1 1 0 1 0 置0 0 0 0 1 1 1 1 1 0 1 × × 不定 0 0 0 0 保持 0 1 0 1 主触发器的状态在CP=1期间均可以发生变化,从触发器的状态只在CP从1?0时发生变化,解决了电平触发方式的空翻问题。 (3)逻辑符号 5.4 脉冲触发的触发器 2. 主从JK触发器 (1)逻辑图 5.4 脉冲触发的触发器 (2)功能表 主触发器在CP=1期间均可以接收输入信号,从触发器的状态只在CP从1?0时发生变化。 (3)逻辑符号 Qn+1 J K 功能 Qn 0 1 0 1 置0 0 0 0 1 1 0 1 0 置1 1 1 0 1 1 1 1 1 0 1 1 0 0 0 0 0 保持 0 1 0 1 Qn=Qn 解决了R=S=1时次态不确定的情况 5.5 边沿触发的触发器 1. 边沿触发D触发器 (1)逻辑图与时序图 D Q C Q D Q C Q D CLK QM Q Q FF1 FF2 D Q CLK QM 5.

文档评论(0)

laolao123 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档