- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
补充2 - 逻辑门
主要内容 2.1 逻辑门电路 基本门电路 三态门 2.2 逻辑电路设计方法 设计方法 应用举例 2.2 组合逻辑电路 译码器 数据选择器 数据分配器 逻 辑 门 电 路 门电路是用以实现逻辑关系的电子电路,与我们所讲过的基本逻辑关系相对应。 基本门电路主要有: 与门、或门、与非门、或非门、异或门等。 各种逻辑门符号 主要内容 2.1 逻辑门电路 基本门电路 三态门 2.2 逻辑电路设计方法 设计方法 应用举例 2.2 组合逻辑电路 加法器 译码器 数据选择器 数据分配器 主要内容 2.1 逻辑门电路 基本门电路 三态门 2.2 逻辑电路设计方法 设计方法 应用举例 2.2 组合逻辑电路 译码器 数据选择器 数据分配器 逻辑电路 组合逻辑电路 输出状态仅和当时的输入状态有关,而与过去输入状态无关 时序逻辑电路 输出状态不仅和当时的输入状态有关,而且与过去输入状态有关 主要内容 2.1 逻辑门电路 基本门电路 三态门 2.2 逻辑电路设计方法 设计方法 应用举例 2.2 组合逻辑电路 译码器 数据选择器 数据分配器 小节 组合逻辑电路 输出状态仅和当时的输入状态有关,而与过去输入状态无关 掌握基本逻辑门电路 符号(认识、会画) 掌握逻辑电路设计 给定逻辑表达式会画相应的逻辑电路图 了解常用组合逻辑电路 作业 1. 用卡诺图法化简下列函数,画出化简后的逻辑电路图。 F(ABCD)=Σ(0,1,5,6,7,8,9,14,15) 2. 设X=ABCD是一个四位二进制整数(0≤ X ≤1111),设计电路判断2≤ X 10 。 例 ② 作图表 F X1 X2 Y1 Y2 F X1 X2 Y1 Y2 1 1 0 0 1 1 1 0 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 设计电路判别XY 例 ③ 写表达式 1 1 01 1 1 1 00 10 11 01 00 X1X2 Y1Y2 1 10 11 F = X1Y1 +X2Y1Y2 +X1X2Y2 设计电路判别XY 例 ④ 画电路Ⅰ : F = X1Y1 +X2Y1Y2 +X1X2Y2 X1 Y1 X2 F Y2 例 Ⅱ.用“与非”门实现: F = X1Y1 +X2Y1Y2+X1X2Y2 X1 X2 F = (X1Y1) (X2Y1Y2 ) (X1X2Y2) Y1 Y2 常用组合逻辑部件分析 译码器 数据选择器 数据分配器 一、译码器 译码——把具有特定含义的二进制代码识别出来的过程 译码器是编码器的逆过程,在数字系统中,编码器和译码器成对存在 译码器 译码器—— ? 特点:多输入、多输出的组合逻辑电路 译码器 二进制译码器 (1)定义 :能将n个输入变量变换成2n个输出函数,且输出函数与输入变量构成的最小项具有对应关系的一种多输出组合逻辑电路。 。。。 。。。 2n译码器 2n个输出 n个数据输入 使能输入端 ▲ 二进制译码器一般具有n个输入端、2n个输出端和一个(或多个)使能输入端; (2)特点 : ▲ 使能输入端为有效电平时,对应每一组输入代码,仅一个输出端为有效电平,其余输出端为无效电平(与有效电平相反)。 ▲ 有效电平可以是高电平(称为高电平译码),也可以是低电平(称为低电平译码)。 ? 常见的二进制译码器: 2-4线(2输入4输出)译码器 3-8线(3输入8输出)译码器 4-16线(4输入16输出)译码器等。 译码器 例:3-8译码器内部结构 G1 G2A G2B A1 A0 A2 F0 F4 F2 F6 F1 F5 F3 F7 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1
文档评论(0)