EDA课程设计之交通灯设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计之交通灯设计报告

EDA综合设计与实践 一、设计目的和要求 1.熟练掌握QuartusII软件的使用方法和系统总体设计。 2.学会设计较复杂的数字系统,用Verilog HDL描述语言编写设计代码,并综合仿真验证设计,用FPGA试验箱验证设计。 3.学习FPGA试验箱的使用,各种电路图的引脚接法及其功能。 4.本实验要求学生以FPGA器件为目标器件,设计典型的数字系统。本设计选题为交通灯控制系统设计。 二、设计方案: 方案一: (1)明确系统的功能 图1-1所示为位于主干道和支干道的十字路口交通灯系统,支干道两边是安装传感器S,要求优先保证主干道的畅通。平时处于主干道绿灯、支干道红灯的状态。当支干道有车时,传感器发出信号S=1,主干道绿灯先转换成黄灯再转换成红灯,支干道由红灯转换为绿灯,支干道绿灯亮不超过30s,主干道每次通行不少于60s(在此期间,不管S是否有信号,都不改状态)。 (2)画状态转换图 说明: 1)Tl:主干道绿灯亮的最短时间间隔,不少于60s; 2)Ts:支干道绿灯亮的最长时间间隔不多于30s。 3)Ty:主干道或支干道黄灯亮的时间间隔为5s 4)HR、HY、HG分别表示主干道红黄绿灯; 5)FR、FY、FG分别表示支干道红黄绿灯。 注:H表示Header,F表示Follower,R表示Red,Y表示Yellow,G表示Green 交通灯控制单元控制过程分四个阶段:分别用S0,S1,S2,S3表示: S0:主干道绿灯亮,支干道红灯亮,此时若支干道有车等待,且主干道已亮足时间Tl,则控制器发出状态转换信号,输出从S0转换到S1。 S1:主干道黄灯亮,支干道红灯亮,进入此状态,黄灯亮足规定时间间隔Ty时,控制器发出状态转换信号St,输出从此状态S1到S2。 S2:支干道绿灯亮,主干道红灯亮,若此时支干道继续有车,则继续保持此状态,但支干道绿灯亮时间不超过Ts时间间隔,否则控制单元发出状态转换信号St,使输出转换到S3状态。 S3:支干道黄灯亮,主干道红灯亮,此时状态与S1状态持续时间间隔相同,均为Ty,时间到时,控制器发出St信号,输出从状态S3回到S0状态。 对四种状态用格雷码编码分别为00,01,11,10。由此得图1-2交通灯控制单元状态图。 方案二: 本方案相对上一个方案加入了人工监督,且采用模块化设计。 (1)明确系统的功能,进行逻辑抽象 如图2-1本方案可实现在确定时刻,倒计数数字显示能够及时变化,红黄绿灯能准确变化,考虑到实际应用,加入人工监督功能,当固定开关SW=0时,实现交警人为控制交通秩序,当SW=1时,为自动控制模式,默认为SW=1。本设计采用模块化设计,图2-2为本设计十字路口交通等系统的层次结构框图。 (2)模块功能说明 1.主控制模块control:控制系统输入输出之间联系。 2.倒计时模块时间选择模块couterselect:选择不同的倒计时时间。 3.倒计时时间驱动模块scan:驱动倒计时时间长短选择模块电路。 4.数码管分时显示模块datamux,倒计时间分时送入用于显示。 5.倒计55s模块counter55,55s为绿灯点亮时间。 6.倒计5s模块counter5,5s为黄灯点亮时间。 7.顶层模块trafficlight,连接各模块设计,使之成为一个有机体。 前6个模块分别进行仿真测试,成功后把所有.v文件包含在工程trafficlight,实现模块化设计。 三、特殊要求(需要实验室提供的仪器设备、元器件和材料) PC机,windows系统,Quartus II 4.0软件,基于Cyclone型EP16Q240C8的实验箱。 四、设计及仿真 综合两个方案考虑,方案二比较实用,但因为方案一容易实现,所以一开始做了方案一的设计,后来有时间,又完成了方案二。具体如下设计。 方案一: (1)代码 见附录1。 (2)仿真结果及数据处理: 分析说明: 全局复位R=1无效,进入系统工作,先是主干道绿灯亮足60个时钟周期,因S=1,支干道有车等待,转入主干道黄灯亮5个时钟周期,然后进入支干道绿灯亮,30个时钟周期内支干道没车等待,所以S=0时转入主干道绿灯亮状态。通过仿真,可以看出本设计的逻辑上时序上是正确的。 图1-3 方案一设计Functional仿真 图1-3 方案一设计Timing仿真 图1-3 方案一设计RTL (3)下载测试 编程下载和硬件测试的步骤如下: 1、 打开下载窗口。选择菜单“Tool“项的”programmer“,便可打开下载窗口。 2、 设置下载电缆。将ByteBlaster电缆的一端与微机的并行口相连,另一端10针插头与装有目标器件的PCB板上的插座相连。并在”Hardware Setup”中设置下载电缆。 3、设置JTAG链。Altera器件基本都支持JTAG在系

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档