- 6
- 0
- 约2.74万字
- 约 58页
- 2018-03-27 发布于浙江
- 举报
[工学]10cadenceLayouttool
Cadence Layout Tool
Zou Zhige
Spring, 2009
OUTLINE
Cadence 系统概述
版图设计工具-Virtuoso LE
版图验证工具-Diva
版图验证工具-Dracula
Zou Zhige WHICC 2
1
Cadence 系统概述
Cadence 概述
设计流程
系统组织结构
系统启动
帮助系统
Zou Zhige WHICC 3
Cadence 概述
为什么要学习
Cadence工具
Zou Zhige WHICC 4
2
Cadence 概述
集成电路发展趋势
年 1997 1999 2001 2003 2006 2009 2012
特征尺寸(nm) 250 180 150 130 100 70 50
最低的电源电压(V) 1.8~2.5 1.5~1.8 1.2~1.5 1.2~1.5 0.9~1.2 0.6~0.9 0.5-0.6
通用集成电路 750 1200 1400 1600 2000 2500 3000
工作频率
ASIC 300 500 600 700 900 1200 1500
DRAM 280 400 450 560 790 1120 1580
芯片面积(mm2 ) MPU 300 340 385 430 520 620 750
ASIC 480 800 850 900 1000 1100 1300
MPU 3.7M 6.2M 10M 18M 39M 84M 180M
晶体管数/cm2
ASIC 8M 14M 16M 24M 40M 64M 100M
桌面式产品 70 90 110 130 160 170 175
最大功耗( W)
便携式产品 1.2 1.4 1.7 2 2.4 2.8 3.2
Zou Zhige WHICC 5
Cadence 概述
市场需求以及工艺技术的发展使得设计复杂度提
高,为满足这样的需求,我们必
原创力文档

文档评论(0)