期末数电试卷汇总1.2.3.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
期末数电试卷汇总1.2.3

数字电子技术习题 化简下列逻辑函数,并画出F1的无竞争冒险的与非—与非逻辑电路;画出F2的最简与或非逻辑电路。(每题8分,共16分) F1= F2(A’B’C’D)=Σm(2,3,6,10,14)+Σd(5,9,11) 如图2.1所示电路为TTL电路,输入分别是A,B,C。试根据其输入的波形,画出对应的输出Y1,Y2的波形(忽略门的延迟时间,每题7分,共14分)。 =1 ▽ A B C R1 20KΩ R2 50Ω R3 100KΩ Y1 A B C Y2 A B C 图 2.1 三、试设计一个按8421BCD码计数的同步七进制加法计数器,由零开始计数。 用JK触发器实现; (10分) Q0 Q1 Q2 Q3 S1 C S2 74LS160 LD CP Rd D0 D1 D2 D3 RD 用1片同步十进制计数器74LS160及最少的门电路实现.74LS160功能表及逻辑符号如图3所示。(10分) 74LS160功能表 RdLDS1S2CP功能0XXXX请零10XX置数1111计数1101X保持1110X保持 图3 设计一多数表决电路。要求A、B、C三人中只要有两人以上同意,则决议就通过。但A还有决定权,即只要A同意,即使其他人不同意也能通过。 (每小题5分,共15分) 列出真值表并写出逻辑函数; 化简逻辑函数,用与非门实现设计并画出电路图; 用MUX 74LS153实现设计并画出电路图。74LS153的功能表及逻辑符号如图5所示。 MUX74LS153功能表 输 入 1Y 2Y A1 2ST A2 74153 1ST 1D0 1D1 1D2 1D3 2D0 2D 2D2 2D3 输 出选通地址数据STA1 A2Di Y 1X XX(Z) 00 0D0-D7 D0 0 0 1D0-D7 D1 01 0D0-D7 D2 01 1D0-D7 D3  图5 NE555,74LS160分别是555定时器和同步十进制计数器芯片。试用NE555构成一个多谐振荡器(要求画出振荡器电路,占空比设为0.5);若振荡频率f=150kHz,试用74LS160产生频率为1.2kHz的方波。(20分) TTL三态与非门组成的逻辑电路如图7所示,其中C’为控制端,试分析C’=0和C’=1时电路的输出量L与输入A、B之间的逻辑关系。 & G1 & G2 A’ B’ A B C L 图7 试设计一个密码锁控制电路。电路要求有两路输出信号,一路为开锁信号Y0,一路为报警信号输出Y1,输出均设定为低电平有效。电路输入设一启动开关S,当启动开关断开(S=0)时,禁止开锁,开关闭合(S=1)时,才允许开锁。在启动状态下,输入密码ABCD=1010,开锁信号Y0=0,表示锁已打开,其他输入状态Y0=1,且报警信号Y1=0,表示报警。要求用TTL与非门实现设计。 试用3-8线译码器和两个与非门设计一位全加器。一位全加器有被加数A、加数B和低位来的进位数C-1三个输入信号,两个输出信号:和数S以及向高位的进位C。 九、下图b是用四位同步二进制加法计数器74LS161构成的一个N进制计数器。试分析电路为几进制计数器,若输入时钟频率为100KHz,进位输出端CO的脉冲频率为多少?(提示:74LS161的逻辑符号给出如图a,74LS161的功能表如表

文档评论(0)

xy88118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档