- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北方工业大学微机原理第5讲 输入输出接口与中断PPT课件.pptx
第5讲 输入/输出接口与中断
5.1 I/O接口概述
什么是I/O
I/O接口是位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路
(如:PC机的可编程接口芯片、I/O总线槽的电路板)
为什么需要I/O接口
微机的外部设备多样性
工作原理、驱动方式、信息格式、以及工作速度方面彼此差别很大
它们不能与CPU直接相连,必须经过中间电路再与系统相连
2
5.1 I/O接口概述
I/O接口的主要功能
(1)对输入输出数据进行缓冲和锁存,输出接口有锁存环节,输入接口有缓冲环节
(2)对信号的形式和数据的格式进行变换
(3)反映外设当前的工作状态,接受CPU的控制信号
I/O接口的基本结构
设计成满足CPU与外设信息相互交换的要求
数据信息接口
状态信息接口
控制信息接口
3
4
CPU
数据
状态
控制
外设
I/O接口
DB
I/O接口基本结构
5
接口和端口
┅
┅
┅
┅
接口1
接口2
接口N
端口1
端口2
端口m
端口1
端口1
端口2
端口2
端口m
端口m
端口编址
端口地址=芯片地址(高位地址)+片内地址
I/O端口的编址方式
存储器映射:I/O端口和存储器统一编址;
特点:
指令及控制信号统一;
内存地址资源减少
8
内存
地址
960KB
I/O地址
64KB
00000H
F0000H
FFFFFH
I/O端口的编址方式
I/O映射:I/O端口和存储器分开编址。
特点:
内存地址资源充分利用
能够应用于端口的指令较少
9
内存
地址
I/O
地址
00000H
FFFFFH
FFFFH
0000H
10
8088/8086的I/O端口编址
采用I/O独立编址方式(但地址线与存储器共用)
地址线上的地址信号用IO/M来区分
I/O操作只使用20根地址线中的16根:A15~A0
可寻址的I/O端口数为64K(65536)个
I/O地址范围为0~FFFFH
IBM PC只使用了1024个I/O地址(0~3FFH)
11
5.2 I/O地址的译码
目的:
确定端口的地址
参加译码的信号:
IOR,IOW,高位地址信号
OUT指令将使总线的IOW信号有效
IN指令将使总线的IOR信号有效
12
I/O译码的地址信号
当接口只有一个端口时,16位地址线一般应
全部参与译码,译码输出直接选择该端口;
当接口具有多个端口时,则16位地址线的高
位参与译码(决定接口的基地址),而低位
则用于确定要访问哪一个端口。
13
I/O地址译码例
某外设接口有4个端口,地址为2F0H——2F3H,由A15~A2译码得到,而A1、A0用来区分接口中的4个端口。试画该接口与系统的连接图。
地址范围:
× × × × 0 0 1 0 1 1 1 1 0 0 0 0
× × × × 0 0 1 0 1 1 1 1 0 0 1 1
任意状态
A11
片内地址
地址线不用接
A1
A0
14
I/O地址译码例
译码电路图:
≥ 1
A11
A10
A8
A3
A2
A9
A7
A4
┇
CE
A1
A0
接口芯片
IOR
IOW
15
5.3、接口电路
数据线
控制线
状态线
DB
CB
AB
数据输入寄存器
(or 三态门)
数据输出寄存器
(锁存器)
状态寄存器
(or 三态门)
命令寄存器
译码
电路
控制
逻辑
接口电路的基本构成
16
接口的类型
按传输信息的方向分类:
输入接口
要求对数据具有控制能力
常用三态门实现
输出接口
要求对数据具有锁存能力
常用锁存器实现
按传输信息的类型分类:
数字接口
模拟接口
按传输信息的方式分类:
并行接口
串行接口
17
三态门与锁存器
三态:
高电平 1
低电平 0
高阻态 (电阻很高==断开)
锁存器
通常由D触发器构成;
特点:
具有对数据的锁存能力;
不具备对数据的控制能力
D
CLK
Q
QN
0
时钟上升沿
0
1
1
时钟上升沿
1
0
×
0
last Q
last QN
×
1
last Q
LastQN[1]
D触发器真值表
18
简单接口芯片
74LS244
含8个三态门的集成电路芯片
在外设具有数据保持能力时用来输入接口
74LS273
8个D触发器,不具备数据的控制能力,锁存用
74LS373
含三态的8 个D触发器,具有对数据的控制能力。
既可以做输入接口,也可以做输出接口。
均已较少用到,通常器件接口自带锁存三态接口,接口原理相同
19
简单I/O接口例
根据开关状态在7段数码管上显示数字或符号
设输出接口的地址为F0H
设输入接口地址为F1H
当开关的状态分别为0000~1111时,在7段数码管上对应显示’0’~’F’
O1 I1
O2 I2
O3 I3
O4 I4
E1
K0~K3
+5V
G
您可能关注的文档
最近下载
- 2023水利工程项目划分导则.docx VIP
- 国家建筑标准设计图集-12S101 矩形给水箱.pdf VIP
- 05mapgis三维地学构建工具建模流程.pdf VIP
- 玄武岩纤维水泥混凝土及纤维增韧复合材料桥面铺装施工应用指南 发布稿.pdf VIP
- 住院医师规范化培训基地管理中的激励机制与人才培养.pptx VIP
- 青葡萄科技桌面虚拟化技术白皮书v30.docx VIP
- 小学生班会学生安全教育PPT课.pptx VIP
- 2025年高考俄语模拟试卷试题及答案完整版(含听力mp3).pdf VIP
- 星星火炬引领成长主题班会课.pptx VIP
- [黑河]2024年黑龙江黑河市爱辉区林业和草原局所属事业单位招聘37人笔试历年典型考题及解题思路分析.docx VIP
文档评论(0)