- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA核心板与底板管脚对照表全国大学生电子竞赛资料)
核心板接口 核心板接口定义 FPGA管脚(XC2S200) FPGA管脚(XC3S400) FPGA管脚(EP1C6/12) 底板(实战系列)
JP1-1 D+5V D+5V D+5V D+5V
JP1-2 D+5V D+5V D+5V D+5V
JP1-3 GND GND GND GND
JP1-4 GND GND GND GND
JP1-5 FPGA_CCLK/NC FPGA_CCLK/NC FPGA_CCLK/NC FPGA_CCLK/NC
JP1-6 FPGA_DIN/NC FPGA_DIN/NC FPGA_DIN/NC FPGA_DIN/NC
JP1-7 I/O_A0/GCLK I/O_A0/GCLK I/O_A0/NC I/O_A0/PLL2
JP1-8 I/O_A1 132 132 159
JP1-9 I/O_A2 133 133 160 P1-5
JP1-10 I/O_A3 134 135 161 P1-6
JP1-11 I/O_A4 135 137 162 P1-7
JP1-12 I/O_A5 136 138 163 P1-8
JP1-13 I/O_A6 138 139 164 P1-9
JP1-14 I/O_A7 139 140 165 P1-10
JP1-15 I/O_A8 140 141 166 P1-11
JP1-16 I/O_A9 141 143 167 P1-12
JP1-17 I/O_A10 142 144 168 P1-13
JP1-18 I/O_A11 146 146
文档评论(0)