数字预失真关键技术四.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字预失真关键技术四

ISL5239带有一个16-bit并行处理器接口,这 个处理器接口可以将ISL5239看作一个外设 存储器。所有的内部寄存器和存储空间都 可以通过这个接口来访问。通过这个简单 的并行接口实现处理器和预失真处理芯片 的互联,对芯片内部的寄存器进行配置和查 找,更新查找表操作。 32 目前,高速ADC和DSP在这一领域逐渐应用, 选择合适的自适应算法以提高收敛速度和 更新精度就成为一个比较关键的问题。基 于一维查找表的数字预失真常用自适应算 法包括:最小均方误差法(MMSE)、线性叠 代法和两分法等等。 33 结论 仿真4载波WCDMA输入信号,这个信号经过ISL5239预失真 处理以后,对于WCDMA 4个载波20MHz带宽,ACPR有 13dB的改善。 由于ISL5239具有独特的输入/输出结构,可以和多种上/下 数字变频器相连接,同时支持多种LUT寻址方式,芯片内部 带有记忆效应和温度效应补偿接口,内置I/Q均衡器。使 ISL5239具备较好的灵活性。通过对自适应算法和LUT的 进一步研究, 改变软件和ISL5239的内部设置,就可以适应 不同的射频功率放大器的线性化处理。 34 第三章 数字预失真电路设计及实现 第一节 基于FPGA电路的预失真电路设计 第二节 预失真器参数的实时提取及实现 第三节 基于ASIC电路的数字预失真器设计及实现 Intersil数字预失真线性化解决方案介绍 PMC-Sierra数字预失真线性化解决方案介绍 TI数字预失真线性化解决方案介绍 Optichron数字预失真线性化解决方案介绍 1. 2. 3. 44. 第四节 非线性建模及预失真性能快速评估软件介绍 方案介绍 ? PMC-Sierra公司 的PALADINa 系列数字处理器。增强型 的PALADIN架构提供了一些新的特性,简化了WCDMA和 CDMA2000的3G无线基站的设计。升级后的PALADIN架 构支持目前最新一代的CDMA2000技术——1xEV-DO。 CDMA2000 1xEV-DO在亚洲已被用于无线手机的视频会 议。PMC-Sierra的全新PALADIN架构使OEM和模块供应 商建立下一代BTS的设想成为可能 。 36 ? PMC-Sierra的第三代PALADIN架构采用数字预 失真(DPD)技术,与传统的模拟前馈式解决方 案相比提高了超过百分之五十的功率,从而有效 降低了无线载波的运营支出。 37 集成增强型PALADIN架构的特性 ? 增强型PALADIN架构使用全新的PALADIN 10/15版本03 固件。该固件包括对CDMA2000 1xEV-DO以及自动增益 控制(AGC)的扩展支持,提高了线性化性能并减少了厂 商的生产成本和时间。同时,固件中还包括可由用户配置 的培训信号,从而不再需要厂商测试设备和额外的用于初 始化PALADIN 设备补偿参数的电路系统。使用内部生成 信号的另一个优点是能够减少厂商的培训时间。 38 PALADIN 15 构架图 39 PALADIN 15的典型应用 PALADIN 15用于WCDMA 基站多载波功放结构图 40 CDMA2000 基站多载波功放结构图 PALADIN 15用于CDMA2000 基站多载波功放结构图 41 结论 PALADIN系列可提高基站收发器的性能与效率并使其需求 更少及更便宜的器件。PALADIN系列可在基站收发器中 实现DPD PA技术,与前馈方案相比频谱功率的效率可提 高50%以上。通过低功耗低成本数字技术,PALADIN系 列可以为设备制造商及其客户大幅降低成本。 42 第三章 数字预失真电路设计及实现 第一节 基于FPGA电路的预失真电路设计 第二节 预失真器参数的实时提取及实现 第三节 基于ASIC电路的数字预失真器设计及实现 Intersil数字预失真线性化解决方案介绍 PMC-Sierra数字预失真线性化解决方案介绍 TI数字预失真线性化解决方案介绍 Optichron数字预失真线性化解决方案介绍 1. 2. 3. 44. 第四节 非线性建模及预失真性能快速评估软件介绍 43 宽带数字预失真硬件实现 ? TI提供完整的高性能信号链包括:DAC5687, ? CDCM7005,, TRF3761,, ADS5444,, TRF3703, GC5322(预失真芯片). 44 基于GC5322EVM的数字预失真系统 45 基于GC5322EVM的数字预失真系统评估板 46 ? 典型的Doherty功放的配置 和性能结果 峰值功放 输入 主功放 阻抗逆变器 47 48 结论 ?

文档评论(0)

wumanduo11 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档