- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[信息与通信]同步FIFO的FPGA设计及仿真.doc
电子科技大学成都学院
University of Electronic Science and technology Chengdu University
本科毕业设计(论文)
同步FIFO的FPGA设计与仿真
学院名称 成都学院 专业名称 机械制造设计及其自动化 学生姓名 冯川 学号 2840840634 指导教师 钟耀霞
二〇一二年六月
同步FIFO的FPGA的设计及仿真
摘要:为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上拓展储存空间,提出一种FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点及工作原理,介绍FPGA中SDRAM控制器的组成及工作流程。给出应用中的SDRAM的时序图,FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便满足实际需求。
关键词:FIFO ;SDRAM控制器 ;FPGA ;实时跟踪
Design and Simulation of FIFO Based on FPGA
Abstract: In order to achieve the application of target recognition and tracking, the memory on the basis of TMS320DM642 FIFO is expanded. SDRAM controller of the implementation basing on the FPGA is designed ,Firstly, the characteristics and principles of SDRAM are analyzed. Then characteristics and principles of SDRAM controller and work flow in FPGA are introduced, The application in time of SDRAM timing, chart is given. In order to meet the actual needs more convenient and enhance the versatility of SDRAM controller FPGA used modular design
Key words: FIFO ; SDRAM controller ;FPGA ;real-tracking
目录
电子科技大学成都学院 16
第一章 引言 1
1.1选题背景 1
1.2研究目标和意义 1
1.3 研究思路 2
第二章 FIFO设计 3
2.1 FIFO系统设计 5
2.2 FIFO的实现及控制 6
1.3亚稳态 8
2.3.1什么是亚稳态 8
2.3.2 亚稳态发生原因 8
2.3.3亚稳态的危害 8
2.3.4亚稳态的解决方法 9
2.4.关于FIFO的一点的思考 9
第三章FPGA结构及工作原理 11
3.1什么是FPGA 11
3.1.1逻辑阵列 11
3.1.2嵌入式阵列 13
3.1.3快速通道 13
3.14I/o单元与专用输入端口 13
3.2 FPGA基本结构图 14
3.2.1查找表 14
IR 14
3.2.2结构的FPGA逻辑实现原理 15
3.2.3PGA查找表单元内部结构 16
3.2.4基于LUT的FPGA逻辑单元(LE)内部结构 16
3.3VHDL 语言 17
3.4Quartus II 18
第四章 利用FPGA实现同步FIFO设置方法 19
4.1非对称同步FIFO设计难点 19
4.2非对称同步FIFO设计 20
4.3方案实现 23
4.4FIFO类型 25
4.5系统 26
4.6 FPGA 设计 27
4.7 FPGA内部软FIFO的设计 29
4.8 FPGA内部软FIFO的仿真 31
总结 33
参考文献 34
致谢 35
译文 36
引言
1.1选题背景
FIFO 是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。在某数据采集和处理系统中,需要通过同步FIFO 来连接8 位A/D 和16 位数据总线的MCU,但是由于目前同步FIFO 器件的输入出数据总线宽度相等,不能满足这种应用,因此通常采用输入与输出数据总线宽度均为8 位的同步F I F O 作为它们之间的数据缓冲,并对M C U 数据总线的高8 位采用软件进行屏蔽,或是在同步FIFO 外围增加数据锁存器及逻辑控制器件的方法解决。为了提高效率和降低系统设计的难度,本文采用V H D L 描述语言,充分利用Xilinx 公司Spartan II FPGA 的系统资源
文档评论(0)