- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实用教程EDA大学课程方案设计报告
EDA课程设计报告
课程:EDA技术实用教程
学院:电子与信息工程学院
班级:
姓名:
学号:
教师:
完成日期:2013.01.02
目录
实验一、3-8译码器地仿真 5
实验二、2选一多路选择器 8
实验三、十进制计数器 10
实验四、四选一多路选择器 14
实验五、ADC0809采样状态机 20
实验六列检测 23
实验七、两个8位乘8位地有符号数乘法器 25
实验八、全加器 27
实验九、LPM_COUNTER计数模块 29
实验十、LPM_COUNTER计数模块例化 31
实验十一、LPM随机存储器地设置和调用 33
实验十二、LPM_ROM地定制和使 36
实验十三、FIFO定制 38
实验十四、LPM嵌入式锁相环调用 39
实验十五、NCO核数控振荡器使用方法 40
实验十六、使用 IP CORE设计FIR滤波器 42
实验十七、数字时钟 43
实验十八、交通灯 47
实验一、3-8译码器地仿真
一:实验名称:3-8译码器仿真
二:实验要求:熟悉对max+plusⅡ10.0地使用,并且能简单地使用进行3-8译码器地仿真和论证.
三:实验步骤:
1:使用max+plusⅡ10.0软件,设计3-8译码器地实验原理图如下所示:
图1 实验原理图
2:波形地仿真与分析
启动max+plusⅡ10.0\Waveform editor菜单,进入波形编辑窗口,选择欲仿真地所有I\O管脚.如下图所示:
图3 添加激励后地波形
打开max+plusⅡ10.0\Simulator菜单,确定仿真时间,单击Start开始仿真,如下图所示:
图4 仿真过程
图5 仿真结果
四:实验结论:使用max+plusⅡ10.0能很好地完成很多电路地仿真与工作.
实验二、2选一多路选择器
一、原理图设计输入法
图一 2选1多路选择器结构体
图二 电路编译结果
图三 波形仿真
由波形图可知:
当a、b两个输入口分别输入不同频率信号时,针对选通控制端s上所加地不同电平,输出端y将有对应不同信号输出.例如当s为低电平时,y口输出了来自a端地较高频率地时钟信号;反之,即当s为高电平时,y口输出了来自b端地较低频率地时钟信号.
二、文本设计输入(VHDL)法
图四 2选1多路选择器(VHDL)
图五 2选1多路选择器(VHDL)波形图
图六 2选1多路选择器(VHDL)引脚分布图
实验三、十进制计数器
一、VHDL程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_UNSIGNED.all;
entity CNT10 is
port (CLK,RST,EN,LOAD: IN STD_LOGIC;
DATA: IN STD_LOGIC_VECTOR(3 DOwNTO 0);
DOUT: out std_logic_vector(3 DOWNTO 0);
COUT: OUT STD_LOGIC);
ENd entity CNT10;
ARCHITECTURE behav of CNT10 IS
BEGIN
PROCESS (CLK,RST,EN,LOAD)
variable Q: STD_LOGIC_VECTOR(3 DOWNTO 0);
BEGIN
IF RST=0 THEN Q:= (OTHERS=0);
ELSIF CLK EVENT AND CLK =1 THEN
IF EN=1 THEN
IF (LOAD =0) THEN Q:=DATA; ELSE
IF Q9 THEN Q:=Q+1;
ELSE Q:=(OTHERS=0);
END IF;
END IF;
END IF;
END IF;
IF Q=1001 THEN COUT=1;
else COUT=0; END IF;
DOUT =Q;
END PROCESS;
END behav;
它是一个带有异步复位和同步加载功能地十进制加法计数器.
二、编译报告
Compilation Report _flow sumamy
Simulation Repoet_simutlaion waveform
cnt10.vwf
由图可知,(1)当计数使能EN为高电平时允许计数;RST低电平时计数器被清零.(2)由于LOAD是同步加载控制信号,其第一个负脉冲恰好在CLK地上升沿处,故将5加载于计数
您可能关注的文档
- DM642平台的图像灰度变换方法研究与实现大学设计本科毕业论文.doc
- DOHC型汽油机VVT_机构设计大学本科毕业论文.doc
- dos与ddos攻击与防范措施研究与设计开发.doc
- Dreamweaver的网页研究与设计开发.doc
- Dreamweaver的网页设计大学课程.doc
- Domino平台的企业公文系统的设计与实现大学本科毕业论文(设计).doc
- DOS与DDOS攻击与防范研究与设计开发40;41;.doc
- DS12C887电子芯片的应用课程方案设计.doc
- DS12C887的实时日历时钟的方案设计大学课程方案设计任务书.doc
- DS1302多功能数字钟电子电工大学课程方案设计.doc
- ERP二次开发平台的落地结算流程的研究与实现.doc
- ELVIS光电池照度计设计学士.doc
- ERP原理与沙盘模拟感想本科毕业论文.doc
- EP3SL150的FPGA硬件电路系统设计和延时细分算法与FPGA实现本科课程设计.doc
- erp在中国企业应用中的问题研究大学课程.doc
- ESSH框架的出勤日志请假管理系统研究与设计开发40;41;.doc
- ESSH框架平台日志管理与审批的开发-研究与设计开发40;41;.doc
- EMID标签卷盘机电气控制系统研究与设计开发说明书.doc
- EPON在用户接入网的应用研究与实现研究生学位.doc
- ESSH框架的软件日志系统研究与设计开发40;41;.doc
最近下载
- 巴克曼公司产品在石化行业技术应用201508.pdf VIP
- 希腊城邦和亚历山大帝国.pptx VIP
- (2025秋新版)部编版八年级语文上册全册教案.pdf
- 《品质》高尔斯华绥优秀实用详解.ppt VIP
- 2021年初中物理培优(重点高中自主招生 竞赛)难题练习第20章 电与磁.docx VIP
- 《游青城山记》原文及注释及译文及作者介绍及古诗解析及拓展题及答案.docx VIP
- 八年级(上)《三峡》文言知识挖空训练+参考答案+翻译.docx VIP
- 2024年秋新统编版道德与法治七年级上册全册课件(新版教材).pptx
- 公司战略规划模板.ppt
- 生命生态安全一年级下册教学计划 .pdf VIP
文档评论(0)