大规模可编程逻辑器件综合实验报告.doc

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
大规模可编程逻辑器件综合实验报告

MAX+PLUSⅡ软件平台的使用练习 一、实验目的 1、学会使用MAX PLUS II开发工具。 2、掌握原理图和程序代码两种常用的输入方式。 二、实验内容 1、以模12计数器为例,学习使用原理图输入的方式进行设计该电路。具体步骤为: (1)项目建立 (2)原理图输入 (3)项目编译 (4)项目仿真 2、以模12计数器为例,用已经给出的程序代码,学习使用程序代码输入的方式进行设计该电路。具体步骤为: (1)项目建立 (2)文本输入 (3)项目编译 (4)项目仿真 三、实验结果 1、画出你设计的模12计数器的原理图。 2、画出用原理图设计的模12计数器的仿真波形图。 3、画出用程序代码输入设计的模12计数器的仿真波形图。 五、实验小结(手写) 评价项目 所得分数 实验报告书写完整 □3分 □2分 □1分 其它: 分 原理图完整正确 □3分 □2分 □1分 其它: 分 仿真结果正确 □4分 □3分 □2分 其它: 分 总分: 分 日期: 年 月 日 签名: 4位全加器的设计 一、实验目的 1、用原理图设计4位全加器。 2、掌握调用系统和自定义元件的方法。 3、掌握用原理图设计电路的方法。 二、实验原理 1位全加器可以用两个1位半加器和一个二输入或门组成。1位半加器的具体设计如下图所示: 1位全加器的具体设计如下图所示: 4位全加器可看作4个1位全加器串行构成,具体连接方法如下图中所示: 三、实验内容 1、用VHDL语言(原理图)设计4位全加器。 2、对设计的4位全加器进行时序仿真。 四、实验结果: 1、画出你设计的4位全加器的顶层原理图。 2、画出你设计的4位全加器的仿真波形图。 五、实验小结(手写) 评价项目 所得分数 实验报告书写完整 □3分 □2分 □1分 其它: 分 原理图完整正确 □3分 □2分 □1分 其它: 分 仿真结果正确 □4分 □3分 □2分 其它: 分 总分: 分 日期: 年 月 日 签名: 计数器的设计 一、实验目的 1、熟练掌握原理图设计电路的方法。 2、掌握调用元件图形符号的方法。 3、用原理图方法设计我们所需的各种计数器。 二、实验原理 两个二进制(十进制)的可逆计数器串行就可以组成一个0-255(0-99)的可逆计数器。具体连接方法就是把低位计数器的进位输出送到高位计数器的时钟输入,其它的连接就与这个具体几进制计数器的端口决定。这是一个最基本的方法,在数字电子课程中已经学过。 对于二进制可逆计数器可用一个74169(十进制可逆计数器74168)得到。如果只要求加法计数器则有74160(可预置BCD异步清除计数器74161(可予制四位二进制异步清除计数器74162(可预置BCD同步清除计数器74163(可予制四位二进制同步清除计数器 74169 时序图: 三、实验内容 1、用原理图的方法设计一个100进制(0~99)加法计数器。 2、锁定引脚,并下载验证之。 四、实验结果 1、画出你设计的100进制计数器的原理图。 2、画出你设计的100进制计数器的仿真波形图。 3、简单描述你设计的100进制计数器下载到试验箱上的结果。(手写) 五、实验小结(手写) 评价项目 所得分数 实验报告书写完整 □3分 □2分 □1分 其它: 分 原理图完整正确 □3分 □2分 □1分 其它: 分 仿真结果正确 □4分 □3分 □2分 其它: 分 总分: 分 日期: 年 月 日 签名: 七人表决器的设计 一、实验目的 1、初步了解VHDL语言。 2、学会用VHDL语言的行为描述方式来设计电路。 二、实验原理 用七个开关作为表决器的7个输入变量,输入变量为逻辑“1”时表示表决者“赞同”;输入变量为逻辑“0”时,表示表决者“不赞同”。输出逻辑“1”时,表示表决“通过”;输出逻辑“0”时,表示表决“不通过”。当表决器的七个输入变量中有4个以上(含4个)为“1”时,则表决器输出为“1”;否则为“0”。 七人表决器设计方案很多,比如用多个全加器采用组合电路实现。用VHDL语言设计七人表决器时,也有多种选择。我们可以用结构描述的方式用多个全加器来实现电路,也可以用行为描述。采用行为描述时,可用一变量来表示选举通过的总人数。当选举人大于或等于4时为通过,绿灯亮;

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档