根据FPGA全加器设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二 全加器设计 一、 验目的 1 设计并实现一个一位全加器。 2 、编写testbench 并仿真。 二、 验原理 计算机中的加法器一般就是全加器,它实现多位带进位加法。下面以一位全加器介绍。 一位全加器有三个输入、两个输出,见图2-1 。 (被加数)Ai (全加和)Si (被加数)Bi 全加器 (进位入)Ci- 1 (进位出)Ci 图2- 1 一位全加器示意图 图中的 进位入”Ci-1 指的是低位的进位输出, 进位出”Ci 即是本位的进位输出。一位全 加器的真值表见表2-1 。 表2-1 : 输入 输出 Ci-1 Bi Ai Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 根据表2-1 便可写出逻辑函数表达式: Si Ai Bi C Ai Bi C Ai Bi C Ai Bi C i1 i1 i1 i1 Ci Ai Bi Ai C Bi C i1 i1 全加功能的硬件实现方法有多种,例如:可以把全加和看作是Ai 与Bi 的半加和Hi 与 进位输入Ci-1 的半加和来实现。 多位全加器就是在一位的原理上扩展而成的。集成电路全加器有7480 7481 7483 等。 实验源程序 件名是fulladder.vhd 。 三、 验代码 (含TESTBENCH ) 1 全加器代码 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY fulladder IS PORT(a,b,cin:IN STD_LOGIC; s,co:OUT STD_LOGIC M : out std_logic_vector(3 downto 0));-- 4 位功能选择位M[3:0],设置状态为0001, 即16 位拨码开关接到 16 位数据总线上。 END fulladder; ARCHITECTURE half2 of fulladder IS signal temp: STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN M = 0001; temp=(0a) + b+cin; s=temp(0);

文档评论(0)

xina171127 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档