Verilog 课件精品.pptVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog 课件精品

Page ? * EDA技术与Verilog HDL语言 第一章 综述 1.1 数字电路CAD技术的发展历史 小规模集成电路(Small Scale Integrated,SSI) 中规模集成电路(Medium Scale Integrated,MSI) 大规模集成电路(Large Scale Integrated,LSI) 超大规模集成电路(Very Large Scale Integrated,VLSI) 电子设计自动化(Electronic Design Automation,EDA) 计算机辅助进行超大规模集成电路的设计和验证。设计者采用EDA工具从小的功能模块开始设计,逐步使用小的功能模块来搭建高层功能模块,直到完成顶层设计。在最后制成芯片之前,设计者还会使用逻辑仿真工具对设计的功能进行验证。 1.2 硬件描述语言的出现 硬件描述语言(Hardware Description Languages,HDL) 在硬件设计领域,设计人员希望使用一种标准的语言来进行硬件设计。在这种情况下,硬件描述语言应运而生,设计者可以使用它对硬件中的并发执行过程建模。 使用最为广泛的两种: Verilog HDL和VHDL Verilog HDL是为了制作数字电路而用来描述ASICs和FPGA的设计之用。Verilog HDL风格与C语言类似, 是由Gateway Design Automation公司于大约1984年开始发展。Gateway 后来被 Cadence 于1990年所购并。现在 Cadence 对于 Gateway 公司的 Verilog 和 Verilog-XL 模拟器拥有全部的财产权。 1.3 典型设计流程 1.3 典型设计流程(续) 编写设计电路的技术指标和功能要求细节,从抽象的角度对电路的功能、接口和总体结构进行描述 使用HDL来编写 行为级描述向RTL级描述,设计者需要对实现电路功能的数据流进行详细描述 采用综合工将的将RTL级描述转换成门级网表。从逻辑门及其相互连接关系的角度来描述电路的结构。 验证代码正确性 综合工具需要保证综合出来的门级网表满足时序、面积以及功耗的要求 1.3 典型设计流程(续) 进行转化后必要的验证和测试 自动布局、布线工具读入综合得到的网表并生成电路的版图 制造最终的成品 检查版图中可能存在的错误,主要通过设计规则检查工具(Design Rule Check, DRC)和版图与原理图一致性比较LVS (Layout Versus Schematic) 按一定工艺完成的物理版图 1.4 硬件描述语言的意义 通过使用HDL,设计者可以在非常抽象的层次上对电路进行描述。设计者可以在RTL级对电路进行描述而不必选择特定的制造工艺,逻辑综合工具能够将设计自动转换为任意一种制造工艺版图。如果出现新的制造工艺,设计者不必对电路进行重新设计,只需将RTL级描述输入逻辑综合工具,综合工具即可生成针对新工艺的门级网表。 通过使用HDL,设计者可以在设计周期的早期对电路的功能进行验证。设计者可以很容易地对RTL描述进行优化和修改,满足电路功能的要求。由于能够在设计初期发现和排除绝大多数设计错误,因此大大降低了在设计后期的门级网表或物理版图上出现错误的可能性,避免了设计过程的反复,显著地缩短了设计周期。 使用HDL进行设计类似于编写计算机程序,带有文字注释的源程序非常便于开发和修改。与门级电路原理图相比,这种设计表达方式能够对电路进行更加简明扼要的描述。 1.5 Verilog简介 Verilog HDL是在1983年由GDA(GateWay Design Automation)公司的Phil Moorby所创。Phi Moorby后来成为Verilog-XL的主要设计者和Cadence公司的第一个合伙人。 在1984~1985年间,Moorby设计出了第一个Verilog-XL的仿真器。 1986年,Moorby提出了用于快速门级仿真的XL算法。 1990年,Cadence公司收购了GDA公司。 1991年,Cadence公司公开发表Verilog语言,成立了OVI(Open Verilog International)组织来负责Verilog HDL语言的发展。 1995年制定了Verilog HDL的IEEE标准,即IEEE1364。 Verilog的主要应用包括: ASIC和FPGA设计师可用它来编写可综合的代码。描述系统的结构,做高层次的仿真。 验证工程师编写各种层次的测试模块对具体电路设计工程师所设计的模块进行全面细致的验证。 库模型的设计:可以用于描述ASIC和FPGA的基本单元(Cell)部件,也可以描述复杂

文档评论(0)

bodkd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档